中断向量重定向方法
    1.
    发明公开

    公开(公告)号:CN1731367A

    公开(公告)日:2006-02-08

    申请号:CN200510028916.9

    申请日:2005-08-18

    Applicant: 复旦大学

    Abstract: 本发明属于电子工程技术领域,具体为一种用于嵌入式系统的软件运行和调试的中断向量的重定向方法。该方法是将ROM中的中断向量表指向RAM中固定对应地址,即在RAM中建立起中断向量的镜像,从而实现动态更新系统的中断向量表。本发明在无任何额硬件开销的情况下,实现了灵活的中断向量的更新,同时也方便了系统调试,提高了速度。

    流水线结构的3780点快速傅里叶变换处理器

    公开(公告)号:CN101136891A

    公开(公告)日:2008-03-05

    申请号:CN200710044716.1

    申请日:2007-08-09

    Abstract: 本发明属于数字信号处理和数字通信技术领域,具体为一种基于流水线结构的3780点快速傅里叶变换(FFT)处理器,它根据混合基算法,先将3780点FFT分解为63×60,其中63点FFT和60点FFT又根据素因子算法分别分解为7×9和5×3×4。其特征在于,各个子FFT运算单元均采用基于流水线的状态设计,并使用“乒乓”结构的存储单元存放运算数据,从而构成了全流水线结构的3780点FFT处理器,使输入数据可以不间断的进行FFT运算,并不断输出运算结果,提高了处理器的数据吞吐率,并降低了存储器读写地址控制的复杂度。

    信息安全SoC中基于门控时钟的动态功耗管理方法

    公开(公告)号:CN100346268C

    公开(公告)日:2007-10-31

    申请号:CN200510028912.0

    申请日:2005-08-18

    Abstract: 本发明属集成电路技术领域,具体为一种信息安全SoC的动态功耗管理方法。信息安全SoC是计算密集型的专用集成电路,主要由微控制器MCU、密码运算单元、真随机数发生器、DMA控制器、存储器、USB接口控制器、总线控制器以及中断控制器、UART控制器和时钟管理模块等必要外设构成。其工作过程决定了并非每一个部件都同时参与工作。本发明根据信息安全SoC的工作过程将其构成模块划分为多个时钟区域,然后用DPM技术的嵌入式软件管理每个时钟区域的时钟供给:对于不参与当前工作的模块完全关闭其时钟输入,在需要参与工作时重新打开时钟供给。本发明中阐述的动态功耗管理技术能极大地降低信息安全SoC的系统功耗。

    信息安全SoC中基于门控时钟的动态功耗管理方法

    公开(公告)号:CN1752894A

    公开(公告)日:2006-03-29

    申请号:CN200510028912.0

    申请日:2005-08-18

    Abstract: 本发明属集成电路技术领域,具体为一种信息安全SoC的动态功耗管理方法。信息安全SoC是计算密集型的专用集成电路,主要由微控制器MCU、密码运算单元、真随机数发生器、DMA控制器、存储器、USB接口控制器、总线控制器以及中断控制器、UART控制器和时钟管理模块等必要外设构成。其工作过程决定了并非每一个部件都同时参与工作。本发明根据信息安全SoC的工作过程将其构成模块划分为多个时钟区域,然后用DPM技术的嵌入式软件管理每个时钟区域的时钟供给:对于不参与当前工作的模块完全关闭其时钟输入,在需要参与工作时重新打开时钟供给。本发明中阐述的动态功耗管理技术能极大地降低信息安全SoC的系统功耗。

    流水线结构的3780点快速傅里叶变换处理器

    公开(公告)号:CN101136891B

    公开(公告)日:2011-12-28

    申请号:CN200710044716.1

    申请日:2007-08-09

    Abstract: 本发明属于数字信号处理和数字通信技术领域,具体为一种基于流水线结构的3780点快速傅里叶变换(FFT)处理器,它根据混合基算法,先将3780点FFT分解为63×60,其中63点FFT和60点FFT又根据素因子算法分别分解为7×9和5×3×4。其特征在于,各个子FFT运算单元均采用基于流水线的状态设计,并使用“乒乓”结构的存储单元存放运算数据,从而构成了全流水线结构的3780点FFT处理器,使输入数据可以不间断的进行FFT运算,并不断输出运算结果,提高了处理器的数据吞吐率,并降低了存储器读写地址控制的复杂度。

    一种多码率非规则LDPC码解码器

    公开(公告)号:CN101136638A

    公开(公告)日:2008-03-05

    申请号:CN200710044715.7

    申请日:2007-08-09

    Abstract: 本发明属于高速无线数字通信、光纤通信和磁光学存储技术领域,具体涉及一种多码率非规则LDPC码的解码器,可直接应用于前向纠错信道编码的解码中。该解码器主要包括输入输出缓存、中间数据存储器、运算逻辑、控制逻辑等部分;通过对信道信息或者其它前级模块输出信息(如解映射输出信息)进行软判决译码,获得解码比特流输出。这种设计方法适用于多种码率和可变权重(校验矩阵行重或者列重)信道编码的解码。本发明设计的解码器具有的优异的信道解码性能,相应的专用芯片已通过测试。

Patent Agency Ranking