一种基于误差自消除技术的动态比较器

    公开(公告)号:CN103795379A

    公开(公告)日:2014-05-14

    申请号:CN201410021634.5

    申请日:2014-01-17

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种基于误差自消除技术的动态比较器。其结构包括:由偏置电路构成的偏置级,采用误差自消除技术的输入预放大级,用于输入预放大级输出波形整形的反向级和采用时域比较的输出级;偏置级通过时钟信号控制输入预放大级的放电电流源的偏置;输入预放大级在预充电阶段采样误差信号并在放电的比较阶段消除误差;输入预放大级的输出波形连接到反向级整形;经反向级整形后的输出信号输入到输出级进行时域比较,输出级输出的结果即为比较器的比较结果。本发明相对于传统的动态比较器对晶体管失配造成的误差有很好的消除效果,可以大幅度的地提高动态比较器的精度。

    一种带冗余位单级折叠内插流水线型模数转换器

    公开(公告)号:CN104348486B

    公开(公告)日:2017-11-17

    申请号:CN201410638369.5

    申请日:2014-11-13

    Applicant: 复旦大学

    Abstract: 本发明属集成电路技术领域,具体为一种带冗余位单级折叠内插流水线模数转换器。该模数转换器由单一跟踪保持栅压自举开关、参考电压电阻串、M级(N+0.5)bits量化的折叠内插子模数转换器、数字编码电路和二进制数字码输出驱动电路模块构成;(N+0.5)bits量化的折叠内插子模数转换器由:预放大器阵列、折叠器阵列、失调平均和内插共享电阻网络、比较器阵列和有效信号路径选择开关构成。该(N×M)bits流水线结构将硬件开销与设计精度之间的指数关系简化为线性关系,同时摒除了传统流水线结构中存在的一些非线性因素,提高了模数转换器的采样速度,降低了模数转换器的功耗,有利于单通道超高速高能效模数转换器的实现。

    一种基于误差自消除技术的动态比较器

    公开(公告)号:CN103795379B

    公开(公告)日:2016-02-24

    申请号:CN201410021634.5

    申请日:2014-01-17

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种基于误差自消除技术的动态比较器。其结构包括:由偏置电路构成的偏置级,采用误差自消除技术的输入预放大级,用于输入预放大级输出波形整形的反向级和采用时域比较的输出级;偏置级通过时钟信号控制输入预放大级的放电电流源的偏置;输入预放大级在预充电阶段采样误差信号并在放电的比较阶段消除误差;输入预放大级的输出波形连接到反向级整形;经反向级整形后的输出信号输入到输出级进行时域比较,输出级输出的结果即为比较器的比较结果。本发明相对于传统的动态比较器对晶体管失配造成的误差有很好的消除效果,可以大幅度的地提高动态比较器的精度。

    一种采用失调平均和内插共享电阻网络的折叠内插模数转换器

    公开(公告)号:CN104333384A

    公开(公告)日:2015-02-04

    申请号:CN201410638509.9

    申请日:2014-11-13

    Applicant: 复旦大学

    Abstract: 本发明属集成电路技术领域,具体为一种采用失调平均和内插共享电阻网络的折叠内插模数转换器。本发明的折叠内插模数转换器由单一T/H电路、参考电阻串、预放大电路阵列、失调平均与内插共享电阻网络(内插系数为I)、折叠系数为F的折叠电路(1-N级)、比较器阵列、数字编码电路和二进制数字码输出驱动模块构成。其中,内插采用无源电阻方式,将无源内插电阻和失调平均电阻共享融合。本发明消除了失调平均电阻和无源内插电阻级联时,无源内插电阻对失调平均电阻的影响;省略传统结构中的其它独立内插电路模块,降低功耗;有利于折叠内插信号路径中级联带宽的设计,使得系统更易于实现高带宽设计。

    一种采用失调平均和内插共享电阻网络的折叠内插模数转换器

    公开(公告)号:CN104333384B

    公开(公告)日:2017-04-12

    申请号:CN201410638509.9

    申请日:2014-11-13

    Applicant: 复旦大学

    Abstract: 本发明属集成电路技术领域,具体为一种采用失调平均和内插共享电阻网络的折叠内插模数转换器。本发明的折叠内插模数转换器由单一T/H电路、参考电阻串、预放大电路阵列、失调平均与内插共享电阻网络(内插系数为I)、折叠系数为F的折叠电路(1‑N级)、比较器阵列、数字编码电路和二进制数字码输出驱动模块构成。其中,内插采用无源电阻方式,将无源内插电阻和失调平均电阻共享融合。本发明消除了失调平均电阻和无源内插电阻级联时,无源内插电阻对失调平均电阻的影响;省略传统结构中的其它独立内插电路模块,降低功耗;有利于折叠内插信号路径中级联带宽的设计,使得系统更易于实现高带宽设计。

    一种带冗余位单级折叠内插流水线型模数转换器

    公开(公告)号:CN104348486A

    公开(公告)日:2015-02-11

    申请号:CN201410638369.5

    申请日:2014-11-13

    Applicant: 复旦大学

    Abstract: 本发明属集成电路技术领域,具体为一种带冗余位单级折叠内插流水线模数转换器。该模数转换器由单一跟踪保持栅压自举开关、参考电压电阻串、M级(N+0.5)bits量化的折叠内插子模数转换器、数字编码电路和二进制数字码输出驱动电路模块构成;(N+0.5)bits量化的折叠内插子模数转换器由:预放大器阵列、折叠器阵列、失调平均和内插共享电阻网络、比较器阵列和有效信号路径选择开关构成。该(N×M)bits流水线结构将硬件开销与设计精度之间的指数关系简化为线性关系,同时摒除了传统流水线结构中存在的一些非线性因素,提高了模数转换器的采样速度,降低了模数转换器的功耗,有利于单通道超高速高能效模数转换器的实现。

    一种全数字实现的闪烁型模数转换器

    公开(公告)号:CN104883188B

    公开(公告)日:2018-04-03

    申请号:CN201510220289.2

    申请日:2015-05-04

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种全数字实现的闪烁型模数转换器。本发明结构包括:由两组并联三态门和去耦合电容构成的差分信号采样保持阵列,由与非门/非门和去耦合电容构成的具有使用内置参考电压的(2N‑1)个差分延时链对阵列,以及锁存器阵列;差分信号经两个相同的采样保持阵列,每一个DDLP对应一对差分参考电压,差分信号在保持期间控制相应DDLP产生不同延时,延时链的延时由若干个与非门和非门决定,并经过去耦合电容实现微调;再经过锁存器比较,得到DDLP的两个输出上升沿的延时大小,得到温度计码的数字比较输出。本发明可以在较高速度下实现较好的模数转换性能,节省面积、功耗,同时也降低了设计复杂度。

    一种全数字实现的闪烁型模数转换器

    公开(公告)号:CN104883188A

    公开(公告)日:2015-09-02

    申请号:CN201510220289.2

    申请日:2015-05-04

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种全数字实现的闪烁型模数转换器。本发明结构包括:由两组并联三态门和去耦合电容构成的差分信号采样保持阵列,由与非门/非门和去耦合电容构成的具有使用内置参考电压的(2N-1)个差分延时链对阵列,以及锁存器阵列;差分信号经两个相同的采样保持阵列,每一个DDLP对应一对差分参考电压,差分信号在保持期间控制相应DDLP产生不同延时,延时链的延时由若干个与非门和非门决定,并经过去耦合电容实现微调;再经过锁存器比较,得到DDLP的两个输出上升沿的延时大小,得到温度计码的数字比较输出。本发明可以在较高速度下实现较好的模数转换性能,节省面积、功耗,同时也降低了设计复杂度。

Patent Agency Ranking