数据处理系统和方法
    1.
    发明授权

    公开(公告)号:CN100570582C

    公开(公告)日:2009-12-16

    申请号:CN200710001389.1

    申请日:2007-01-12

    IPC分类号: G06F12/08

    摘要: 一种高速缓存一致数据处理系统包括第一一致性域和第二一致性域。第一一致性域包含系统存储控制器、具有目标存储块的相关联的系统存储器,以及表明目标存储块是否被缓存在第一一致性域之外的域指示符。在操作期间,第一一致性域接收广播到第一一致性域和第二一致性域的清除操作,其中该清除操作规定了目标存储块的目标地址。第一一致性域还接收对清除操作的组合响应,其代表对清除操作的系统范围内的响应。响应于在第一一致性域中接收到组合响应,确定该组合响应是否表明目标存储块的缓存副本可能保留在数据处理系统中。响应于确定组合响应表明所述副本可能保留在数据处理系统中,更新域指示符以表明目标存储块被缓存在第一一致性域之外。

    数据处理系统和方法
    9.
    发明公开

    公开(公告)号:CN101013398A

    公开(公告)日:2007-08-08

    申请号:CN200710001389.1

    申请日:2007-01-12

    IPC分类号: G06F12/08

    摘要: 一种高速缓存一致数据处理系统包括第一一致性域和第二一致性域。第一一致性域包含系统存储控制器、具有目标存储块的相关联的系统存储器,以及表明目标存储块是否被缓存在第一一致性域之外的域指示符。在操作期间,第一一致性域接收广播到第一一致性域和第二一致性域的清除操作,其中该清除操作规定了目标存储块的目标地址。第一一致性域还接收对清除操作的组合响应,其代表对清除操作的系统范围内的响应。响应于在第一一致性域中接收到组合响应,确定该组合响应是否表明目标存储块的缓存副本可能保留在数据处理系统中。响应于确定组合响应表明所述副本可能保留在数据处理系统中,更新域指示符以表明目标存储块被缓存在第一一致性域之外。