-
公开(公告)号:CN112910794A
公开(公告)日:2021-06-04
申请号:CN202110022218.7
申请日:2021-01-07
Applicant: 广州广哈通信股份有限公司 , 国网河北省电力有限公司信息通信分公司 , 国家电网有限公司
IPC: H04L12/803 , H04L12/46
Abstract: 本发明公开了一种多路E1组网的负载均衡系统,所述系统包括下层以太网组网、FPGA芯片、以太网芯片和上层以太网组网,其中,所述FPGA芯片的下行端口与所述下层以太网组网连接,所述FPGA芯片的上行端口通过所述以太网芯片与所述上层以太网组网连接;所述FPGA芯片被配置有总线桥接模块;其中,所述总线桥接模块,用于采用预设的处理策略处理多路E1链路的数据请求;所述处理策略为在处理完一路E1链路的数据接收请求后,继续跳转至处理下一路E1链路的数据接收请求,直至遍历每一路E1链路的数据接收请求。本发明通过对核心网IPOE接口的桥接模块进行负载均衡设计,采用基于快速跳转的无阻塞状态机,避免了在业务并发的场景下核心网汇接处出现IPOE数据包拥塞的问题。
-
公开(公告)号:CN112910794B
公开(公告)日:2023-04-07
申请号:CN202110022218.7
申请日:2021-01-07
Applicant: 国网河北省电力有限公司信息通信分公司 , 广州广哈通信股份有限公司 , 国家电网有限公司
IPC: H04L47/125 , H04L12/46
Abstract: 本发明公开了一种多路E1组网的负载均衡系统,所述系统包括下层以太网组网、FPGA芯片、以太网芯片和上层以太网组网,其中,所述FPGA芯片的下行端口与所述下层以太网组网连接,所述FPGA芯片的上行端口通过所述以太网芯片与所述上层以太网组网连接;所述FPGA芯片被配置有总线桥接模块;其中,所述总线桥接模块,用于采用预设的处理策略处理多路E1链路的数据请求;所述处理策略为在处理完一路E1链路的数据接收请求后,继续跳转至处理下一路E1链路的数据接收请求,直至遍历每一路E1链路的数据接收请求。本发明通过对核心网IPOE接口的桥接模块进行负载均衡设计,采用基于快速跳转的无阻塞状态机,避免了在业务并发的场景下核心网汇接处出现IPOE数据包拥塞的问题。
-