一种基于软硬件编码的模件智能识别方法

    公开(公告)号:CN104881331A

    公开(公告)日:2015-09-02

    申请号:CN201510305452.5

    申请日:2015-06-05

    Abstract: 本发明基于软硬件编码的模件智能识别方法,对同一类模件进行编码,这个编码存储在微控制器管理的存储器中,根据预先定义的设备模件类型表,由模件程序自行固化设置,表明某一类型模件用途;背板上每个插槽的固定位置的端子通过接地或悬空来形成两种状态,这些状态被插在插槽的模件所识别,组成插槽编码;不同类型的模件,插装在背板上,通过数据总线,各模件通信时,在通信报文中包含不相同的类型模件功能编码和唯一的插槽编码,设备系统可唯一的识别出各模件;同一类型的模件,插装在背板上时,通过数据总线,各模件通信时,在通信报文中包含相同的类型模件功能编码和唯一的插槽编码,设备系统可唯一的识别出各模件。

    基于uC/OS-II的硬件任务管理器

    公开(公告)号:CN102929714B

    公开(公告)日:2015-05-13

    申请号:CN201210399253.1

    申请日:2012-10-19

    Abstract: 本发明公开了一种基于uC/OS-II的硬件任务管理器,嵌入式操作系统包括CPU和FPGA,CPU与FPGA以总线方式相连,CPU通过地址空间访问FPGA的寄存器接口,控制硬件任务管理器,其特征在于:在FPGA端设置有硬件任务管理器,硬件任务管理器包括全局管理模块和任务管理模块,所述全局管理模块包括当前最高优先级任务ID寄存器和时钟脉冲寄存器,所述任务管理模块有64个,每个uC/OS-II任务对应一个任务管理模块,每个任务管理模块包含任务状态寄存器、阻塞状态寄存器、阻塞超时结果寄存器和延时计数寄存器。本发明极大地提高了操作系统的实时性。

    一种效率提高的内存复制方法

    公开(公告)号:CN102929579A

    公开(公告)日:2013-02-13

    申请号:CN201210393876.8

    申请日:2012-10-16

    Abstract: 本发明公开了一种效率提高的内存复制方法:包括如下步骤:(1)判断count是否大于N,N>1;(2)若步骤(1)的判断为是,则按次序将连续的N个字节数据从s指针指向的地址复制到tmp指针指向的地址,count=count-N、s=s+N、tmp=tmp+N,返回步骤(1);(3)若步骤(1)的判断为否,则逐字节将数据从s指针指向的地址复制到tmp指针指向的地址。本发明提供的效率提高的内存复制方法,在复制大量数据块时,CPU平均复制每个字节所耗的时间大幅减少,同时不会频繁使用跳转指令,节省了CPU开销,提高了复制大块内存数据的效率。

    基于uC/OS-II的硬件任务管理器

    公开(公告)号:CN102929714A

    公开(公告)日:2013-02-13

    申请号:CN201210399253.1

    申请日:2012-10-19

    Abstract: 本发明公开了一种基于uC/OS-II的硬件任务管理器,嵌入式操作系统包括CPU和FPGA,CPU与FPGA以总线方式相连,CPU通过地址空间访问FPGA的寄存器接口,控制硬件任务管理器,其特征在于:在FPGA端设置有硬件任务管理器,硬件任务管理器包括全局管理模块和任务管理模块,所述全局管理模块包括当前最高优先级任务ID寄存器和时钟脉冲寄存器,所述任务管理模块有64个,每个uC/OS-II任务对应一个任务管理模块,每个任务管理模块包含任务状态寄存器、阻塞状态寄存器、阻塞超时结果寄存器和延时计数寄存器。本发明极大地提高了操作系统的实时性。

    一种实现简单易移植的格式化输出函功能的方法

    公开(公告)号:CN102937894A

    公开(公告)日:2013-02-20

    申请号:CN201210393217.4

    申请日:2012-10-16

    Abstract: 本发明公开了一种实现简单易移植的格式化输出函功能的方法,包括如下步骤:(1)在堆栈定义一个N字节的发送缓冲区print_buf;(2)通过库函数sprintf函数将需要格式化的内容输出到缓冲区print_buf内;(3)通过发送字符串的函数sendString函数输出缓冲区print_buf内的数据。本发明提供的一种实现简单易移植的格式化输出函功能的方法,使用宏定义功能,利用现有系统库函数sprintf,非常简单的实现了printf功能,实践表明,该方法可以兼容printf的功能,并且易于移植。

    弱输入型智能电表
    9.
    实用新型

    公开(公告)号:CN202870166U

    公开(公告)日:2013-04-10

    申请号:CN201220529314.7

    申请日:2012-10-16

    Abstract: 本实用新型公开了一种弱输入型智能电表,包括CPU,其特征在于:3路电压通道弱输入信号、3路电流通道弱输入信号经隔离、抗混叠、滤波、叠加采样偏置等处理后,接入弱输入信号电能计量电路;弱输入信号电能计量电路与CPU相连;弱输入信号电能计量电路经光耦隔离,输出有功电能脉冲和无功电能脉冲。本实用新型现场使用维护方便、满足智能变电站等智能化场站对智能设备的基本技术要求和对计量单元要求。

Patent Agency Ranking