一种三相变流器并网电流分裂解耦控制方法

    公开(公告)号:CN104092237B

    公开(公告)日:2016-02-17

    申请号:CN201410279653.8

    申请日:2014-06-20

    Abstract: 本发明公开了一种三相变流器并网电流分裂解耦控制方法,步骤一,对变流器的三相并网电流采样,并利用电网同步角度θ对其进行Park变换得到d轴分量id和q轴分量iq;步骤二,对电流给定量和分别与id和iq比较,得到误差信号id_err和iq_err,并根据电流给定量的变化量电流给定量的变化量id_err以及iq_err通过模糊算法得到解耦分裂因子k;步骤三,用电流给定量和分别与解耦分裂因子k相乘得到第一组电流分裂解耦分量;步骤四,用id和iq分别与解耦分裂互补因子1-k相乘得到第二组电流分裂解耦分量;步骤五,将第一组电流分裂解耦分量与第二组电流分裂解耦分量相加得到控制系统的电流解耦量id_F和iq_F,进行电流全解耦控制。本发明解决了现有解耦控制方法稳、动态性能相矛盾的问题。

    一种级联型高压变频器功率单元输入缺相的检测方法

    公开(公告)号:CN103901285A

    公开(公告)日:2014-07-02

    申请号:CN201410068074.9

    申请日:2014-02-27

    Abstract: 本发明公开了一种级联型高压变频器功率单元输入缺相的检测方法,包括以下步骤:(1)变频运行时,实时采集级联型高压变频器的输入电压、输入电流、输出电压及输出电流;(2)计算级联型高压变频器输入电流的电流负序分量;(3)根据步骤(1)采集到的输出电压和输出电流,计算级联型高压变频器的输出功率P;(4)计算级联型高压变频器负序电流保护的启动值,将步骤(2)计算得到的电流负序分量与启动值进行比较;若所述电流负序分量大于启动值,则输出故障报警;若所述电流负序分量小于启动值,则返回步骤(2)继续巡检。本发明可实现对级联型高压变频器功率单元输入缺相的检测,减少了检测电路故障的可能性,提高了变频器的可靠性。

    一种级联型高压变频器功率单元输入缺相的检测方法

    公开(公告)号:CN103901285B

    公开(公告)日:2016-05-04

    申请号:CN201410068074.9

    申请日:2014-02-27

    Abstract: 本发明公开了一种级联型高压变频器功率单元输入缺相的检测方法,包括以下步骤:(1)变频运行时,实时采集级联型高压变频器的输入电压、输入电流、输出电压及输出电流;(2)计算级联型高压变频器输入电流的电流负序分量;(3)根据步骤(1)采集到的输出电压和输出电流,计算级联型高压变频器的输出功率P;(4)计算级联型高压变频器负序电流保护的启动值,将步骤(2)计算得到的电流负序分量与启动值进行比较;若所述电流负序分量大于启动值,则输出故障报警;若所述电流负序分量小于启动值,则返回步骤(2)继续巡检。本发明可实现对级联型高压变频器功率单元输入缺相的检测,减少了检测电路故障的可能性,提高了变频器的可靠性。

    一种三相变流器并网电流分裂解耦控制方法

    公开(公告)号:CN104092237A

    公开(公告)日:2014-10-08

    申请号:CN201410279653.8

    申请日:2014-06-20

    Abstract: 本发明公开了一种三相变流器并网电流分裂解耦控制方法,步骤一,对变流器的三相并网电流采样,并利用电网同步角度θ对其进行Park变换得到d轴分量id和q轴分量iq;步骤二,对电流给定量和分别与id和iq比较,得到误差信号id_err和iq_err,并根据电流给定量的变化量电流给定量的变化量id_err以及iq_err通过模糊算法得到解耦分裂因子k;步骤三,用电流给定量和分别与解耦分裂因子k相乘得到第一组电流分裂解耦分量;步骤四,用id和iq分别与解耦分裂互补因子1-k相乘得到第二组电流分裂解耦分量;步骤五,将第一组电流分裂解耦分量与第二组电流分裂解耦分量相加得到控制系统的电流解耦量id_F和iq_F,进行电流全解耦控制。本发明解决了现有解耦控制方法稳、动态性能相矛盾的问题。

    一种可实现不带电烧写程序的CPLD/FPGA下载器

    公开(公告)号:CN205721747U

    公开(公告)日:2016-11-23

    申请号:CN201620490610.9

    申请日:2016-05-26

    Abstract: 本实用新型公开了一种可实现不带电烧写程序的CPLD/FPGA下载器,包括壳体、壳体内的主电路板,主电路板上设下载器处理电路和目标板电源供电电路;下载器处理电路包括JTAG接口电路、下载逻辑电路和USB接口电路,下载逻辑电路分别与JTAG接口电路和USB接口电路连接;目标板电源供电电路包括过流保护电路、电源转换电路和多路选择开关;过流保护电路与USB接口电路连接,其输出端分别与电源转换电路、多路选择开关连接;电源转换电路与多路选择开关连接;多路选择开关与JTAG接口电路的电源引脚连接。本实用新型通过控制多路选择开关处于不同状态,可实现对不同供电电压的CPLD/FPGA芯片不上电烧写程序,为产品升级和批量板件程序下载提供了方便。

    一种具有波形显示的模块测试控制装置

    公开(公告)号:CN205720479U

    公开(公告)日:2016-11-23

    申请号:CN201620505188.X

    申请日:2016-05-27

    Abstract: 本实用新型公开了一种具有波形显示的模块测试控制装置,包括采样处理电路、中央控制处理器、可编程逻辑器件、触摸屏、报警电路和通讯接口电路;所述采样处理电路包括模拟通道选择电路、与模拟通道选择电路相连的多个电压信号采样电路和电流信号采样电路;所述可编程逻辑器件包括开关信号输入输出模块和光纤通讯处理模块,开关信号输入输出模块和光纤通讯处理模块均与中央控制处理器连接;所述中央控制处理器分别与采样处理电路、报警电路、触摸屏和通讯接口电路连接。本实用新型能够实时波形显示,而且具备多通道在线切换能力,波形数据和实验数据实时显示和记录,方便测试人员快速高效的进行测试工作,解决了自动化水平不高的问题。

Patent Agency Ranking