-
公开(公告)号:CN104967456A
公开(公告)日:2015-10-07
申请号:CN201510319261.4
申请日:2015-06-11
Applicant: 哈尔滨工程大学
Abstract: 本发明实施例提供一种CPCI总线控制型射频发射板卡及收发板卡,该射频发射板卡包括:发射信道,用于将来自基带板卡的70MHz或220MHz的中频信号通过滤波、放大、功率控制和混频处理以变频到2MHz~3000MHz的射频输出信号;第一频综系统,用于执行快速跳频,并产生所述发射信道需要的点频本振;控制系统,用于处理CPCI接口协议命令,以及对所述第一频综系统进行配置;CPCI接口,用于实现所述控制系统和上位机之间的通信,并对所述射频发射板卡提供电源。该板卡的中心频率、接收带宽、发射功率等参数可通过CPCI总线进行配置。
-
公开(公告)号:CN104967456B
公开(公告)日:2017-05-24
申请号:CN201510319261.4
申请日:2015-06-11
Applicant: 哈尔滨工程大学
Abstract: 本发明实施例提供一种CPCI总线控制型射频发射板卡及收发板卡,该射频发射板卡包括:发射信道,用于将来自基带板卡的70MHz或220MHz的中频信号通过滤波、放大、功率控制和混频处理以变频到2MHz~3000MHz的射频输出信号;第一频综系统,用于执行快速跳频,并产生所述发射信道需要的点频本振;控制系统,用于处理CPCI接口协议命令,以及对所述第一频综系统进行配置;CPCI接口,用于实现所述控制系统和上位机之间的通信,并对所述射频发射板卡提供电源。该板卡的中心频率、接收带宽、发射功率等参数可通过CPCI总线进行配置。
-
公开(公告)号:CN104991882A
公开(公告)日:2015-10-21
申请号:CN201510318884.X
申请日:2015-06-11
Applicant: 哈尔滨工程大学
Abstract: 本发明实施例提供一种基于多处理器协作的用于软件无线电的基带板卡,其包括:一片现场可编程门阵列FPGA芯片和两片数字信号处理器DSP芯片;所述两片DSP芯片之间通过超链接Hyper Link接口互联,所述FPGA芯片分别与所述两片DSP芯片通过串行高速输入输出接口SRIO连接,所述FPGA、所述两片DSP芯片均通过PCI总线与上位机进行通信,由上位机统一进行配置。该基带板卡能够满足软件无线电体系结构可重构、可升级的需求,并且可用于处理数字通信中涉及高速、大数据量的基带信号。
-
-