-
公开(公告)号:CN118689831B
公开(公告)日:2024-11-19
申请号:CN202411181898.7
申请日:2024-08-27
申请人: 苏州萨沙迈半导体有限公司 , 合肥智芯半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
IPC分类号: G06F13/42
-
公开(公告)号:CN116526823B
公开(公告)日:2023-09-29
申请号:CN202310805452.6
申请日:2023-07-03
申请人: 合肥智芯半导体有限公司 , 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
摘要: 本发明公开了一种可灵活配置的自适应死区时间插入装置和芯片设备,可灵活配置的自适应死区时间插入装置包括:驱动控制电路,用于根据接收到的PWM输入信号生成第一高边驱动信号、第一低边驱动信号、死区插入开始信号、高边关断信号和低边关断信号;死区插入电路,与驱动控制电路连接;可灵活配置的自适应死区控制电路,分别与驱动控制电路、死区插入电路和电平转换电路连接。本发明实施例的可灵活配置的自适应死区时间插入装置的死区时间插入过程由闭环电路完成,无需任何软件参与,能够提高工作效率和节约软件资源。
-
公开(公告)号:CN116863987B
公开(公告)日:2023-11-21
申请号:CN202311121586.2
申请日:2023-09-01
申请人: 合肥智芯半导体有限公司 , 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
-
公开(公告)号:CN118689831A
公开(公告)日:2024-09-24
申请号:CN202411181898.7
申请日:2024-08-27
申请人: 苏州萨沙迈半导体有限公司 , 合肥智芯半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
IPC分类号: G06F13/42
摘要: 本发明公开了一种数据采样方法及装置,涉及通信技术领域。SPI主机芯片在对第一个数据帧采样的过程中,获取传输第一个数据帧的第一路径延迟,基于第一路径延迟确定校准值。对于第一个数据帧之后的每个第一数据比特,在获取到传输第一数据比特的第二路径延迟的情况下,基于第二路径延迟、参考波特率和参考采样延迟时间确定目标采样延迟时间,基于参考波特率和目标采样延迟时间对第一数据比特进行采样。由于SPI主机芯片在采集第一数据比特的过程中,基于参考波特率、参考采样延迟时间和受当前传输环境影响所确定的第二路径延迟,确定与当前传输环境相适配的目标采样延迟时间,基于该目标采样延迟时间对第一数据比特采样,由此确保了数据采样的准确性。
-
公开(公告)号:CN116863987A
公开(公告)日:2023-10-10
申请号:CN202311121586.2
申请日:2023-09-01
申请人: 合肥智芯半导体有限公司 , 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
摘要: 本发明公开了一种随机存取存储器的自检修补装置及其方法、芯片设备,随机存取存储器的自检修补装置包括:自检电路用以连接随机存取存储器,用于在接收到自检触发信号时,取得随机存取存储器的存取控制权,并对随机存取存储器进行扫描自检并输出修补地址;读写控制电路用于根据系统总线发送的操作地址进行数据存取操作;修补电路分别与自检电路和读写控制电路连接,用于在存在与操作地址匹配的修补地址时,根据匹配的修补地址通过读写控制电路对随机存取存储器中的错误地址进行重映射修补。本发明实施例的随机存取存储器的自检修补装置能够实时完成随机存取存储器的自检和修补,减少软硬件资源的开销,提高随机存取存储器的使用寿命。
-
公开(公告)号:CN116526823A
公开(公告)日:2023-08-01
申请号:CN202310805452.6
申请日:2023-07-03
申请人: 合肥智芯半导体有限公司 , 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
摘要: 本发明公开了一种可灵活配置的自适应死区时间插入装置和芯片设备,可灵活配置的自适应死区时间插入装置包括:驱动控制电路,用于根据接收到的PWM输入信号生成第一高边驱动信号、第一低边驱动信号、死区插入开始信号、高边关断信号和低边关断信号;死区插入电路,与驱动控制电路连接;可灵活配置的自适应死区控制电路,分别与驱动控制电路、死区插入电路和电平转换电路连接。本发明实施例的可灵活配置的自适应死区时间插入装置的死区时间插入过程由闭环电路完成,无需任何软件参与,能够提高工作效率和节约软件资源。
-
公开(公告)号:CN115834304B
公开(公告)日:2023-05-09
申请号:CN202310108430.4
申请日:2023-02-14
申请人: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
摘要: 本发明公开了一种LIN协议波特率检测装置及芯片设备,装置包括:边沿检测模块,用于在检测到主机节点发送的输入信号的上升沿和下降沿时,分别生成上升沿触发信号和下降沿触发信号;脉冲宽度计数模块,用于在接收到上升沿触发信号和下降沿触发信号时,分别对输入信号的低电平宽度和高电平宽度进行计数,得到负脉冲宽度和正脉冲宽度;帧头模式识别模块,用于在根据负脉冲宽度和正脉冲宽度,判断同步间隔段有效后,生成同步间隔检测有效标志和波特率分频比;波特率产生模块,用于在接收到同步间隔检测有效标志后,根据波特率产生模块的时钟频率和波特率分频比,计算主机节点设置的波特率。由此,能够自动检测主机节点的波特率,实现从机节点即插即用。
-
公开(公告)号:CN115834304A
公开(公告)日:2023-03-21
申请号:CN202310108430.4
申请日:2023-02-14
申请人: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
摘要: 本发明公开了一种LIN协议波特率检测装置及芯片设备,装置包括:边沿检测模块,用于在检测到主机节点发送的输入信号的上升沿和下降沿时,分别生成上升沿触发信号和下降沿触发信号;脉冲宽度计数模块,用于在接收到上升沿触发信号和下降沿触发信号时,分别对输入信号的低电平宽度和高电平宽度进行计数,得到负脉冲宽度和正脉冲宽度;帧头模式识别模块,用于在根据负脉冲宽度和正脉冲宽度,判断同步间隔段有效后,生成同步间隔检测有效标志和波特率分频比;波特率产生模块,用于在接收到同步间隔检测有效标志后,根据波特率产生模块的时钟频率和波特率分频比,计算主机节点设置的波特率。由此,能够自动检测主机节点的波特率,实现从机节点即插即用。
-
公开(公告)号:CN116627885A
公开(公告)日:2023-08-22
申请号:CN202310923941.1
申请日:2023-07-26
申请人: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
摘要: 本发明公开了一种灵活应用的串行外设接口主机电路,该电路包括:数据访问总线接口、寄存器逻辑单元、收发单元,收发单元包括FIFO模块和逻辑模块,寄存器逻辑单元与数据访问总线接口连接,并通过数据访问总线接口与多个系统主机连接,寄存器逻辑单元还与FIFO模块、逻辑模块分别连接,并通过逻辑模块连接多个从机,用于:在接收系统主机的通讯信息后,确定工作模式;在工作模式为第一模式时,按照预设控制信息控制FIFO模块和逻辑模块与从机进行SPI数据的传输;在工作模式为第二模式时,生成传输控制信息,并根据传输控制信息控制FIFO模块和逻辑模块与从机进行SPI数据的传输。该电路具有数据访问总线利用率高,以及传输属性配置灵活的优点。
-
公开(公告)号:CN114675757A
公开(公告)日:2022-06-28
申请号:CN202210305119.4
申请日:2022-03-25
申请人: 合肥智芯半导体有限公司
摘要: 本发明公开了一种触摸感应输入模块及其基准点和阈值更新装置,更新装置包括:更新控制电路,提供更新比率和更新使能信号;扫描主体电路,用于对触摸感应输入模块进行扫描得到计数结果和产生更新触发信号;计算电路,与扫描主体电路连接,用于生成更新请求以及计算得到基准点更新值、高阈值更新值、低阈值更新值;基准点更新电路,与计算电路连接,用于提供当前基准点和完成基准点的更新;阈值更新电路,与计算电路和扫描主体电路连接,用于提供当前高低阈值以及完成阈值的更新。由此,该更新装置,通过硬件电路完成触摸感应输入模块的基准点和阈值的实时自动更新,能够降低软件成本,减少外界环境变化对触摸感应的影响,提高更新效率。
-
-
-
-
-
-
-
-
-