移位暂存电路及移位暂存器

    公开(公告)号:CN103956133B

    公开(公告)日:2016-10-05

    申请号:CN201410196024.9

    申请日:2014-05-09

    Abstract: 本发明公开了一种移位暂存电路具有多个移位暂存器。每一移位暂存器具有至少四个输入端、上拉电路、第一开关、第一下拉电路以及第二下拉电路。第一开关的控制端耦接于节点。上拉电路用以上拉节点的电位。第一下拉电路用以下拉移位暂存器的输出端的电位。第二下拉电路用以下拉节点的电位。上述四个输入端分别接收不同的时脉信号,以抑制因第一开关的寄生电容的耦合效应而产生于节点的突波,并避免第一下拉电路及第二下拉电路的两个晶体管产生正偏压应力效应。

    移位暂存器电路
    3.
    发明公开

    公开(公告)号:CN104103322A

    公开(公告)日:2014-10-15

    申请号:CN201410305459.2

    申请日:2014-06-30

    CPC classification number: G11C19/28 G09G2310/0286 G11C19/186

    Abstract: 本发明有关于一种移位暂存器电路,其包括第一晶体管、电容、上拉控制电路、第一下拉电路、下拉控制电路、第二下拉电路、以及补偿电路。上述的补偿电路包括第二晶体管、第三晶体管、第四晶体管、第五晶体管、及第六晶体管,其中第二晶体管、第三晶体管、第四晶体管及第五晶体管用以产出补偿脉冲,第六晶体管用以将补偿脉冲传送至第一晶体管的控制端以补偿控制信号。

    栅极扫描器驱动电路及其移位寄存器

    公开(公告)号:CN103150987A

    公开(公告)日:2013-06-12

    申请号:CN201210570692.4

    申请日:2012-12-25

    Inventor: 刘立伟 蔡宗廷

    CPC classification number: G11C19/28 H03K5/15093

    Abstract: 本发明提供一种栅极扫描器驱动电路及其移位寄存器第N级移位寄存器包含上拉单元、驱动单元、第一下拉单元、第二下拉单元及第三下拉单元。该上拉单元用以根据第一时钟信号、第二时钟信号及起始信号提供第一上拉信号。该驱动单元用以根据该第一上拉信号提供驱动信号,及根据该第一时钟信号及该驱动信号提供栅极信号。该第一下拉单元用以根据该第一时钟信号下拉该第一上拉信号。该第二下拉单元用以根据第二上拉信号,下拉该驱动信号。该第三下拉单元用以根据该第二时钟信号,下拉该栅极信号。

    像素电路及其驱动方法
    5.
    发明授权

    公开(公告)号:CN105679242B

    公开(公告)日:2018-11-13

    申请号:CN201610107220.3

    申请日:2016-02-26

    Inventor: 刘立伟 李建亚

    Abstract: 本发明公开了一种像素电路及其驱动方法,该像素电路包括第一电容、输入单元、驱动单元、第一补偿单元、有机发光二极管、开关单元、第二补偿单元以及重置单元。输入单元与第一电容以及第二补偿单元电性连接,第二补偿单元与有机发光二极管电性连接,第一补偿单元与第一电容、驱动单元、开关单元以及重置单元电性连接,驱动单元与开关单元以及重置单元电性连接,开关单元与有机发光二极管电性连接,其中本发明的像素电路可根据有机发光二极管的导通电压产生对应的驱动电流。

    显示面板及其像素电路
    7.
    发明授权

    公开(公告)号:CN104809987B

    公开(公告)日:2017-10-20

    申请号:CN201510252870.2

    申请日:2015-05-18

    Inventor: 黄建中 刘立伟

    Abstract: 本发明公开一种像素电路,包含发光单元、电容、第一晶体管、第二晶体管、第三晶体管及第四晶体管。电容包含第一端及第二端。第一晶体管、第二晶体管、第三晶体管及第四晶体管皆包含第一端、第二端及控制端。第一晶体管的第一端电性耦接于电容的第一端。第一晶体管的第二端电性耦接于电容的第二端。第二晶体管的控制端电性耦接于电容的第二端。第三晶体管的第一端电性耦接于电容的第二端。第三晶体管的第二端电性耦接于第二晶体管的第二端。第四晶体管的第二端电性耦接于电容的第一端。本发明还公开了包含上述像素电路的显示面板,可避免临界电压的变异影响显示面板,使显示面板亮度均匀。

    像素驱动电路
    8.
    发明授权

    公开(公告)号:CN103943070B

    公开(公告)日:2016-03-23

    申请号:CN201410203413.X

    申请日:2014-05-14

    Abstract: 一种像素驱动电路,包括发光二极管、数据写入单元、第一及第二晶体管和第一及第二补偿单元。第一晶体管的栅极与数据写入单元电性耦接并决定流过发光二极管的电流。第一补偿单元与第一晶体管电性耦接以提供初始期间第一晶体管的栅极到第一电压源的电流路径及补偿时第一晶体管的栅极到第二电压源的电流路径。第二补偿单元具有第一电容与第一晶体管的栅极电性耦接以进行电压耦合,并提供电压差等于发光二极管的电压变动予第一晶体管的栅极。第二晶体管电性耦接于第一电压源与第二电压源之间以导通或截止第一电压源与第二电压源之间的电流路径。

    栅极扫描器驱动电路及其移位寄存器

    公开(公告)号:CN103150987B

    公开(公告)日:2015-12-23

    申请号:CN201210570692.4

    申请日:2012-12-25

    Inventor: 刘立伟 蔡宗廷

    CPC classification number: G11C19/28 H03K5/15093

    Abstract: 本发明提供一种栅极扫描器驱动电路及其移位寄存器第N级移位寄存器包含上拉单元、驱动单元、第一下拉单元、第二下拉单元及第三下拉单元。该上拉单元用以根据第一时钟信号、第二时钟信号及起始信号提供第一上拉信号。该驱动单元用以根据该第一上拉信号提供驱动信号,及根据该第一时钟信号及该驱动信号提供栅极信号。该第一下拉单元用以根据该第一时钟信号下拉该第一上拉信号。该第二下拉单元用以根据第二上拉信号,下拉该驱动信号。该第三下拉单元用以根据该第二时钟信号,下拉该栅极信号。

Patent Agency Ranking