-
公开(公告)号:CN107832851B
公开(公告)日:2020-02-14
申请号:CN201710975101.4
申请日:2017-10-19
Applicant: 南京邮电大学
IPC: G06N10/00
Abstract: 本发明公开了一种基于级联GHZ态编码的逻辑量子比特量子门构造方法,包括步骤:将基于级联GHZ态编码的编码逻辑量子比特作为输入,所述每个编码逻辑量子比特是由N个级联GHZ态表示的逻辑量子比特相乘构成,其中所述每个GHZ态表示的逻辑量子比特由m个物理量子比特构成;构建由比特翻转门及相位翻转门、控制非门构成的量子比特门,及分别对输入的编码逻辑量子比特分别进行比特翻转、相位翻转、控制非操作;在输出端得到完成各种操作的编码逻辑量子比特。本发明可以实现级联GHZ态编码的编码逻辑量子比特的相关操作,采用了基本的逻辑门实现,对于某些出错模型本身具有抗干扰能力,可以在一定程度上抵消光子丢失的负面影响。
-
公开(公告)号:CN107832851A
公开(公告)日:2018-03-23
申请号:CN201710975101.4
申请日:2017-10-19
Applicant: 南京邮电大学
IPC: G06N99/00
Abstract: 本发明公开了一种基于级联GHZ态编码的逻辑量子比特量子门构造方法,包括步骤:将基于级联GHZ态编码的编码逻辑量子比特作为输入,所述每个编码逻辑量子比特是由N个级联GHZ态表示的逻辑量子比特相乘构成,其中所述每个GHZ态表示的逻辑量子比特由m个物理量子比特构成;构建由比特翻转门及相位翻转门、控制非门构成的量子比特门,及分别对输入的编码逻辑量子比特分别进行比特翻转、相位翻转、控制非操作;在输出端得到完成各种操作的编码逻辑量子比特。本发明可以实现级联GHZ态编码的编码逻辑量子比特的相关操作,采用了基本的逻辑门实现,对于某些出错模型本身具有抗干扰能力,可以在一定程度上抵消光子丢失的负面影响。
-