基于DFT插值的色载波起始相位恢复方法

    公开(公告)号:CN101370147B

    公开(公告)日:2011-02-09

    申请号:CN200810156554.5

    申请日:2008-09-28

    Applicant: 南京大学

    Abstract: 基于DFT插值的色载波起始相位恢复方法,(1)、提取没有波形畸变的色同步信号共64个采样点;(2)、使用DFT变换计算第6和第7个离散频点的DFT系数;(3)、使用线性插值计算起始相位:上述频谱具有线性相位,色同步采样点个数应为2的整数次方,64为最优值;计算两个DFT系数,直接采用DFT变换。本发明应用于对视频信号进行数字彩色解码的情况,无需使用色载波恢复锁相环路或者矩阵运算,使用乘累加器计算所需的两个DFT系数,接着通过线性插值恢复出本地色载波信号的起始相位,以进行高精度的色调解调,具有结构简单,实现方便,运算快速,适用面广等优点。

    基于DFT插值的色载波起始相位恢复方法

    公开(公告)号:CN101370147A

    公开(公告)日:2009-02-18

    申请号:CN200810156554.5

    申请日:2008-09-28

    Applicant: 南京大学

    Abstract: 基于DFT插值的色载波起始相位恢复方法,(1)提取没有波形畸变的色同步信号共64个采样点;(2)使用DFT变换计算第6和第7个离散频点的DFT系数;(3)使用线性插值计算起始相位:上述频谱具有线性相位,色同步采样点个数应为2的整数次方,64为最优值;计算两个DFT系数,直接采用DFT变换。本发明应用于对视频信号进行数字彩色解码的情况,无需使用色载波恢复锁相环路或者矩阵运算,使用乘累加器计算所需的两个DFT系数,接着通过线性插值恢复出本地色载波信号的起始相位,以进行高精度的色调解调,具有结构简单,实现方便,运算快速,适用面广等优点。

    基于相位展开和线性回归的色载波频差估计方法

    公开(公告)号:CN101370146A

    公开(公告)日:2009-02-18

    申请号:CN200810156553.0

    申请日:2008-09-28

    Applicant: 南京大学

    Abstract: 基于相位展开和线性回归的色载波频差估计算法,(1)提取一场开始的黑电平信号中的色同步分量的起始相位;并且采用场起初处的黑电平信号;利用相位估计得到的相位的范围为[0,2π],作频率估计用的相位选取5个;(2)使用相位展开算法将提取的相位进行展开;相位展开是:以第1行的相位为基准,将其它4行的相位调整到一个统一的线性范围内;(3)使用线性回归模型对展开相位进行拟合,对色同步频率进行提取;以最小二乘准则解超定方程组,(4)使用限幅器对所提取到的色同步频率进行限幅。当输入为非标准视频信号时,通过相位展开算法和线性回归模型对色载波的频率估计,以提高本地色载波的精度,进行数字高清解调。

    基于相位展开和线性回归的色载波频差估计方法

    公开(公告)号:CN101370146B

    公开(公告)日:2011-04-20

    申请号:CN200810156553.0

    申请日:2008-09-28

    Applicant: 南京大学

    Abstract: 基于相位展开和线性回归的色载波频差估计算法,(1)提取一场开始的黑电平信号中的色同步分量的起始相位;并且采用场起初处的黑电平信号;利用相位估计得到的相位的范围为[0,2π],作频率估计用的相位选取5个;(2)使用相位展开算法将提取的相位进行展开;相位展开是:以第1行的相位为基准,将其它4行的相位调整到一个统一的线性范围内;(3)使用线性回归模型对展开相位进行拟合,对色同步频率进行提取;以最小二乘准则解超定方程组,(4)使用限幅器对所提取到的色同步频率进行限幅。当输入为非标准视频信号时,通过相位展开算法和线性回归模型对色载波的频率估计,以提高本地色载波的精度,进行数字高清解调。

    基于FPGA和USB总线的高速数据采集与传输方法

    公开(公告)号:CN101408902A

    公开(公告)日:2009-04-15

    申请号:CN200810156589.9

    申请日:2008-10-06

    Applicant: 南京大学

    Abstract: 基于FPGA和USB总线的高速数据采集与传输方法,在模数转换模块、FPGA模块、缓存模块和USB传输模块共四个模块的基础上向上位PC计算机进行数据采集与传输:1)模数转换模块实现将输入的待采集信号转换为数字信号的功能,模数转换模块接受外部输入的待采集模拟信号和来自FPGA模块的采样时钟输入信号,模数转换模块将转换后的数字信号数据输出给FPGA模块;2)FPGA模块完成将所述数字信号数据缓存到片外的DDR SDRAM的任务;3)缓存模块用于缓存模数转换模块输出的数字信号数据;4)USB传输模块将存储于缓存模块中的数字信号数据与FPGA模块的处理器协同工作,将数据传输到主机。

Patent Agency Ranking