一种新型低复杂度TEC-RS码的解码算法及硬件架构

    公开(公告)号:CN110445496A

    公开(公告)日:2019-11-12

    申请号:CN201810440328.3

    申请日:2018-05-04

    Applicant: 南京大学

    Abstract: 本发明公开了一种Triple-Error-Correcting Reed-Solomon(TEC-RS)码的新型超低运算量解码算法及硬件架构。本发明算法部分推导出TEC-RS码的错误图样的简洁表达式,对应硬件架构依据提出的算法设计出最优化电路。该硬件架构包括:先进先出缓冲器、伴随式计算电路、错误位置求解参数计算模块、错误图样计算单元、加法器。其中在我们设计的架构中,用直接错误图样计算单元取代了KES的迭代运算以及Chien Search和Forney模块的穷举运算。同时,我们设计的架构是一种完全正向前馈电路,可以插入流水线使解码器吞吐率大幅增加,避免了其他RS解码算法中的都存在的迭代循环。本发明提出的新型TEC-RS解码算法及其相应架构不仅具有更快的运算速度,而且运算量超低,在RS码纠错码的实际应用中有重要的实用价值。

    一种面向下一代以太网的FEC方案及其解码器硬件架构

    公开(公告)号:CN111654353A

    公开(公告)日:2020-09-11

    申请号:CN201910162244.2

    申请日:2019-03-04

    Applicant: 南京大学

    Abstract: 随着400G以太网的技术日趋成熟,下一代以太网的研究工作也陆续开展起来,前向纠错码(FEC)方案的选取仍然是下一代以太网研究中的一个重要课题。下一代以太网仍然有望采用至少4路光纤的方案实现,为达到高于800Gbps的总吞吐率,FEC解码器需要在满足编码增益的条件下达到200Gbps甚至更高的吞吐率。在保证高吞吐率的同时,尽可能减少解码器的功耗。本发明公开了一种面向下一代以太网的FEC方案及其解码器的硬件架构。我们采用Hamming码作为外码和RS码作为内码的级联码方案,外码采用软解码,内码采用硬解码。此外,我们还设计了该级联码解码器的硬件架构,经过硬件综合和分析,该解码器可以达到200Gbps的吞吐率。

    一种新型低复杂度纠错纠删DEC-RS码的解码算法及架构

    公开(公告)号:CN110545111A

    公开(公告)日:2019-12-06

    申请号:CN201810555249.7

    申请日:2018-05-28

    Applicant: 南京大学

    Abstract: 本发明公开了一种可纠错码距内纠错纠删Double-Error-Correcting Reed-Solomon(DEC-RS)码的新型超低运算量解码算法及硬件架构。纠错纠删DEC-RS码在光通信和云存储系统中有广泛的应用,目前已有的纠错纠删DEC-RS码解码算法都会存在两方面的问题,一个是迭代运算导致解码延迟较长,另一个是穷举搜索的过密度计算,本发明算法很好地解决了这些存在的问题。本发明算法中,符号错误个数用v表示,擦除错误个数用ρ表示,它们满足2v+ρ≤4,发明的算法推导出此纠错纠删DEC-RS码各种错误组合下对应的错误位置和错误数值最简洁公式表达式,运算量极大降低。同时本发明依据算法,设计出相应的最优架构,解码器硬件架构的解码延迟极大缩短。

Patent Agency Ranking