基于接口总线技术的装置调试平台及方法

    公开(公告)号:CN104572377A

    公开(公告)日:2015-04-29

    申请号:CN201510041907.7

    申请日:2015-01-27

    Abstract: 本发明公开了一种基于接口总线技术的装置调试平台及方法,所述平台包括支持PROFIBUS总线接口协议的硬件模块以及PROFIBUS上位机测试工具,所述PROFIBUS上位机测试工具通过以太网接口与硬件模块连接;PowerPC处理器模块通过DM9161芯片连接至隔离滤波装置,再通过RJ45接口与PROFIBUS上位机测试工具连接。应用本发明,一方面可以使用系统预先编写好的测试脚本对实现PROFIBUS总线接口的设备进行协议一致性测试,另一方面可以使用通用的、符合C语言规范的脚本编写设备产品功能的自动化测试脚本,提高产品测试工作效率,节约人力成本。

    一种FPGA的同步时钟装置及其控制方法

    公开(公告)号:CN104601317B

    公开(公告)日:2017-12-26

    申请号:CN201410855566.2

    申请日:2014-12-31

    Abstract: 本发明提供一种FPGA的同步时钟装置及其控制方法,同步时钟装置包括:时源单元,内部时钟单元,信号输出单元和多时源滑步切换单元;并且时源单元包括参考源选择模块连接,参考源选择模块连接根据预定的方法选择最佳的时间源,并且输出至多时源滑步切换单元;内部时钟单元,可以为时源单元的参考源选择模块提供参考时间信号,并且还可以为信号输出单元和多时源滑步切换单元提供脉冲信号;多时源滑步切换单元在时源信号传递过程中和/或不同时间源切换时,及时校正输出至信号输出单元的信号。这样可以自动选择最佳的时间源,并且在时源信号传递过程中和/或不同时间源切换过程中,能够通过校正模块时时更新输出单元需要的时源信号。

    一种地铁杂散电流采集装置

    公开(公告)号:CN105842528A

    公开(公告)日:2016-08-10

    申请号:CN201610345681.4

    申请日:2016-05-23

    CPC classification number: G01R19/25

    Abstract: 本发明提供了一种地铁杂散电流采集装置,包括AC/DC模块、第一电压采集电路、第二电压采集电路、ADC模块、CPU及485隔离电路;所述AC/DC模块与外部交流电源连接,并将交流电压信号转换成直流电压信号提供给ADC模块及CPU;所述第一电压采集电路与参比电极连接,所述第二电压采集电路与地铁轨道连接;所述ADC模块用于将所述参比电压信号及所述地铁轨道电压信号分别转换为两路数字信号并输送给CPU;CPU对两路数字信号进行逻辑运算,并将运算结果通过485隔离电路输送至外部的排流柜。本发明通过采集及对比参比电极和地铁轨道电压信号,以识别地铁杂散电流的大小,并将识别结果发送给外部的排流系统,从而实现杂散电流的及时排放,确保了地铁的稳定运行。

    一种FPGA的同步时钟装置及其控制方法

    公开(公告)号:CN104601317A

    公开(公告)日:2015-05-06

    申请号:CN201410855566.2

    申请日:2014-12-31

    Abstract: 本发明提供一种FPGA的同步时钟装置及其控制方法,同步时钟装置包括:时源单元,内部时钟单元,信号输出单元和多时源滑步切换单元;并且时源单元包括参考源选择模块连接,参考源选择模块连接根据预定的方法选择最佳的时间源,并且输出至多时源滑步切换单元;内部时钟单元,可以为时源单元的参考源选择模块提供参考时间信号,并且还可以为信号输出单元和多时源滑步切换单元提供脉冲信号;多时源滑步切换单元在时源信号传递过程中和/或不同时间源切换时,及时校正输出至信号输出单元的信号。这样可以自动选择最佳的时间源,并且在时源信号传递过程中和/或不同时间源切换过程中,能够通过校正模块时更新输出单元需要的时源信号。

    一种地铁绝缘节轨道电压电流录波装置

    公开(公告)号:CN106443153A

    公开(公告)日:2017-02-22

    申请号:CN201610804522.6

    申请日:2016-09-06

    CPC classification number: G01R19/25 G01R13/02

    Abstract: 本发明提供了一种地铁绝缘节轨道电压电流录波装置,其包括数字信号处理器及与所述数字信号处理器的外围模块,所述外围模块包括开关量输入模块、电压采样模块、电流采样模块、通信模块、数据存储模块及电源模块;所述电压采样模块与设置在所述地铁绝缘节前后两侧的触点连接,其按预设采样频率对所述地铁绝缘节前后两侧的电压进行采样,所述电流采样模块与所述地铁轨道连接,其按所述预定采样频率对所述地铁轨道上的电流进行采样。当机车距离绝缘节的距离达到预定距离时,本发明的录波装置开始对绝缘节前后两侧轨道的电压差及轨道上的电流进行采样并形成电压波形及电流波形,以方便于工作人员分析轨道交通的运行情况,提升安全运行水平。

    一种基于FPGA的看门狗复位方法

    公开(公告)号:CN104750567B

    公开(公告)日:2017-11-17

    申请号:CN201510138033.7

    申请日:2015-03-26

    Abstract: 本发明提供一种基于FPGA的看门狗复位方法,包括:一,初始化看门狗;二,接收看门狗配置报文,所述报文中的数据通过最大似然判决法识别;三,对步骤二中识别到的报文数据进行解码,当检测到帧起始位时,进入数据接收状态;四,当接收到此帧结束位时,此帧数据接收结束,返回至步骤三,重新准备下一帧数据的接收;五,在步骤四中接收到此帧结束位时,对此帧报文中的数据进行判断,判断此帧数据中是否对应有关闭看门狗功能的命令;如果没有,则发出开启看门狗功能的命令;如果有,发出关闭看门狗功能的命令。因此,通过当MCU处于仿真状态下时,利用FPGA硬件平台,通过对看门狗配置报文的解码,可以准确地控制看门狗功能进行关闭。

    一种基于FPGA的看门狗复位方法

    公开(公告)号:CN104750567A

    公开(公告)日:2015-07-01

    申请号:CN201510138033.7

    申请日:2015-03-26

    Abstract: 本发明提供一种基于FPGA的看门狗复位方法,包括:一,初始化看门狗;二,接收看门狗配置报文,所述报文中的数据通过最大似然判决法识别;三,对步骤二中识别到的报文数据进行解码,当检测到帧起始位时,进入数据接收状态;四,当接收到此帧结束位时,此帧数据接收结束,返回至步骤三,重新准备下一帧数据的接收;五,在步骤四中接收到此帧结束位时,对此帧报文中的数据进行判断,判断此帧数据中是否对应有关闭看门狗功能的命令;如果没有,则发出开启看门狗功能的命令;如果有,发出关闭看门狗功能的命令。因此,通过当MCU处于仿真状态下时,利用FPGA硬件平台,通过对看门狗配置报文的解码,可以准确地控制看门狗功能进行关闭。

    一种看门狗复位装置
    10.
    实用新型

    公开(公告)号:CN204595834U

    公开(公告)日:2015-08-26

    申请号:CN201520176616.4

    申请日:2015-03-26

    Abstract: 本实用新型提供一种看门狗复位装置,包括:看门狗接收模块,可以将配置报文转换为并行数据,并且看门狗配置报文中的数据通过最大似然判决法识别;用于解码看门狗配置报文数据的看门狗配置报文数据解码模块,当看门狗配置报文数据解码模块检测到帧起始位时,进入看门狗配置报文数据接收状态;并当接收到此帧结束位时,此帧看门狗配置报文数据接收结束,并且看门狗配置报文数据解码模块可以从看门狗配置报文数据中判断开启或者关闭看门狗功能的命令。因此,通过当MCU处于仿真状态下时,利用FPGA硬件平台,通过对看门狗配置报文的解码,可以准确地控制看门狗功能进行关闭。

Patent Agency Ranking