一种智能选相控制器设备

    公开(公告)号:CN104715959A

    公开(公告)日:2015-06-17

    申请号:CN201510128671.0

    申请日:2015-03-23

    CPC classification number: H01H33/59

    Abstract: 本发明公开了一种智能选相控制器设备,包括可编程逻辑器件、IGBT模件、合并单元CPU模件、电压/电流互感器及第一收发器、智能终端CPU模件和开入/开出模件及第二收发器;合并单元CPU模件及IGBT模件与可编程逻辑器件相连接;合并单元CPU模件采集电压/电流互感器的电压/电流模拟量;智能终端CPU模件采集开关输入/输出量信息,收发GOOSE与间隔层设备通信;合并单元CPU模件通过CPU与可编程逻辑器件运算处理,预测出电压/电流过零点时间,控制IGBT模件动作。本发明采用IGBT控制断路器在电压/电流过零点处实现跳合闸,减少了断路器在分合闸过程中所产生的涌流冲击或暂态过电压,提高了电气设备利用率。

    基于有限元分析的交流回路抗工频磁场干扰的设计方法

    公开(公告)号:CN106055757B

    公开(公告)日:2019-09-10

    申请号:CN201610350366.0

    申请日:2016-05-24

    Inventor: 徐丽青 周兆庆

    Abstract: 本发明公开了一种基于有限元分析的交流回路抗工频磁场干扰的设计方法,步骤1,建立保护测控装置的交流采样回路的仿真模型,得出X轴、Y轴、Z轴的磁通密度;步骤2,在无工频磁场干扰时,保护测控装置输出采样值I0;步骤3,在施加工频磁场干扰时,保护测控装置输出采样值I1,获取工频干扰与装置输出采样值的函数关系;步骤4,改变各交流采样回路模件的PCB布局布线,使ΔIX、ΔIY、ΔIZ满足GB/T 17626.8‑2006中5级试验的要求;步骤5,分析得出互感器交流采样回路的PCB布局布线方法,提出抗干扰措施。本发明提高了保护测控装置的互感器交流采样回路的抗工频磁场抗扰度。

    基于有限元分析的交流回路抗工频磁场干扰的设计方法

    公开(公告)号:CN106055757A

    公开(公告)日:2016-10-26

    申请号:CN201610350366.0

    申请日:2016-05-24

    Inventor: 徐丽青 周兆庆

    Abstract: 本发明公开了一种基于有限元分析的交流回路抗工频磁场干扰的设计方法,步骤1,建立保护测控装置的交流采样回路的仿真模型,得出X轴、Y轴、Z轴的磁通密度;步骤2,在无工频磁场干扰时,保护测控装置输出采样值I0;步骤3,在施加工频磁场干扰时,保护测控装置输出采样值I1,获取工频干扰与装置输出采样值的函数关系;步骤4,改变各交流采样回路模件的PCB布局布线,使ΔIX、ΔIY、ΔIZ满足GB/T 17626.8‑2006中5级试验的要求;步骤5,分析得出互感器交流采样回路的PCB布局布线方法,提出抗干扰措施。本发明提高了保护测控装置的互感器交流采样回路的抗工频磁场抗扰度。

    一种多路信号同步输出实现方法及装置

    公开(公告)号:CN108181889B

    公开(公告)日:2019-09-10

    申请号:CN201711267502.0

    申请日:2017-12-05

    Abstract: 本发明公开了一种多路信号同步输出实现方法及装置,包括多路信号输出接口,该方法包括:通过CPU接收网络下发的信号输出时刻和用于描述输出信号的输出公式;CPU根据输出公式和信号输出时间对FPGA进行配置,包括配置所述信号输出接口的各路通道输出信号的公式参数、信号输出开始时刻;FPGA跟随外部标准B码时钟信号,控制信号输出开始时刻、结束时刻、以及信号触发时刻;FPGA针对信号输出接口的每个输出点,根据输出公式进行输出信号幅值计算。本发明克服了装置位置分布不同导致信号输出不同步的技术问题,减少了通信延时,保证了实时性,可应用于稳控测试装置。

Patent Agency Ranking