-
公开(公告)号:CN105490684A
公开(公告)日:2016-04-13
申请号:CN201510856740.X
申请日:2015-11-30
Applicant: 华侨大学
IPC: H03M13/11
CPC classification number: H03M13/1131 , H03M13/6362
Abstract: 本发明中的有限长LDPC码的打孔算法,该打孔算法将母码中所有具有高译码恢复可靠性的节点提取出来,然后重新构造一个均匀分配有效校验信息的待删除序列,再把高译码恢复可靠性的节点按照一定规则插入到待删除序列中,既克服了传统分组排序算法中贪婪选择的缺点,又避免了过度均匀分配造成的低码率译码性能损失,使得整体译码有所提高,并降低了整体译码的错误平层。
-
公开(公告)号:CN108696282A
公开(公告)日:2018-10-23
申请号:CN201810540257.4
申请日:2018-05-30
Applicant: 华侨大学
IPC: H03M13/11
CPC classification number: H03M13/1162
Abstract: 本发明一种高效低复杂度的QC‑LDPC码全并行分层结构译码器,主要包括接收信道信息模块、校验信息存储模块、后验概率信息存储模块、译码结果存储模块、消息处理模块、译码输出模块和迭代译码控制模块;本发明将后验概率信息和信道初始化信息共同使用一个后验概率信息存储模块,节省了一半的存储空间的占用,能够有效降低硬件资源的占用,解决了传统译码器消耗硬件资源较大和迭代速度慢的问题,而本发明将控制状态机分成3个相对独立的小状态机,能够独立完成各自的功能,降低延时并提高工作频率,同时提升同步性能。
-
公开(公告)号:CN105356890B
公开(公告)日:2019-03-12
申请号:CN201510859069.4
申请日:2015-11-30
Applicant: 华侨大学
IPC: H03M13/11
Abstract: 本发明中的基于重要性采样技术的LDPC码打孔方法首先利用重要性采样技术搜索出LDPC码译码过程中陷入陷阱集的错误比特位置,然后将这些错误比特位置做为一个新的选择标准,加入到之前的打孔方法中,由新设计的打孔方法构造的不同速率的码字,该LDPC码打孔方法可以适应各种信道的打孔方法,以改善LDPC码的误码率性能,在瀑布区和错误平层区都有较好的译码性能,能有效地降低了打孔码字的错误平层。
-
-
公开(公告)号:CN105356890A
公开(公告)日:2016-02-24
申请号:CN201510859069.4
申请日:2015-11-30
Applicant: 华侨大学
IPC: H03M13/11
Abstract: 本发明中的基于重要性采样技术的LDPC码打孔算法首先利用重要性采样技术搜索出LDPC码译码过程中陷入陷阱集的错误比特位置,然后将这些错误比特位置做为一个新的选择标准,加入到之前的打孔算法中,由新设计的打孔算法构造的不同速率的码字,该LDPC码打孔算法可以适应各种信道的打孔方法,以改善LDPC码的误码率性能,在瀑布区和错误平层区都有较好的译码性能,能有效地降低了打孔码字的错误平层。
-
-
-
-