一种驱动脉冲的确定方法、控制器及磁性存储设备

    公开(公告)号:CN105097008B

    公开(公告)日:2018-03-09

    申请号:CN201410175612.4

    申请日:2014-04-28

    IPC分类号: G11C11/02

    CPC分类号: G11C19/08

    摘要: 本发明实施例提供了一种驱动脉冲的确定方法,包括向磁性存储轨道和读取装置发送第i个驱动脉冲,其中,i是不为0的自然数;确定读取装置在第i个驱动脉冲的驱动下是否读取到一个磁畴的数据;在确定未读取到一个磁畴的数据时,向磁性存储轨道和读取装置发送第i+1个驱动脉冲,第i+1个驱动脉冲的驱动强度比第i个驱动脉冲的驱动强度增加第一预设强度值;确定在第i+1个驱动脉冲的驱动下读取到一个磁畴的数据;确定第i+1个驱动脉冲的驱动强度为磁畴的最小驱动强度。本发明实施例实现了确定驱动所述磁畴移动的最小驱动强度。本发明实施例还提供了一种控制器及磁性存储设备。

    一种数据读写方法及装置

    公开(公告)号:CN105225676A

    公开(公告)日:2016-01-06

    申请号:CN201410314629.3

    申请日:2014-07-03

    IPC分类号: G11B5/02 G11B5/09

    摘要: 本发明的实施例提供一种数据读写方法及装置,涉及通信领域,解决了现有技术中进行读操作后新型存储介质中的数据遭到破坏导致丢失的问题,进而保证了新型存储介质中数据的完整性。该方案包括:接收驱动电流,所述驱动电流用于驱动所述新型存储介质处于可读写状态;从所述新型存储介质中读出第一数据;将所述驱动电流的方向置反;将所述第一数据写回至所述新型存储介质。

    写装置及磁性存储器
    3.
    发明公开

    公开(公告)号:CN105096963A

    公开(公告)日:2015-11-25

    申请号:CN201410173016.2

    申请日:2014-04-25

    IPC分类号: G11B5/012 G11B5/02

    摘要: 本发明实施例提供一种写装置及磁性存储器,写装置包括:第一驱动端口、第二驱动端口、第一信息存储区、第二信息存储区以及信息缓存区,第一信息存储区与信息缓存区之间存在第一区域,第二信息存储区和信息缓存区之间存在第二区域,第一信息存储区、第二信息存储区和信息缓存区采用第一磁性材料构成,第一区域和第二区域采用第二磁性材料构成,第一磁性材料的磁能高于第二磁性材料的磁能;第一信息存储区,用于向信息缓存区写入第一数据;第二信息存储区,用于向信息缓存区中写入第二数据;信息缓存区,用于缓存从第一信息存储区或第二信息存储区写入的数据,并将缓存的数据写入磁性存储器的一个磁畴中。能够保证磁性存储器的写入的稳定性。

    一种存储阵列、存储器及存储阵列控制方法

    公开(公告)号:CN104795086B

    公开(公告)日:2017-11-17

    申请号:CN201410028573.5

    申请日:2014-01-21

    IPC分类号: G11C5/06

    摘要: 本发明实施例公开了一种存储阵列、存储器及存储阵列控制方法,减少整个存储阵列的功耗,提升存储容量。存储阵列包括:存储单元,其存储区域顶部端口分别与阴极总线、阳极总线相连,其读写装置包括第一端口和第二端口,其存储区域包括第三端口和第四端口,对于一个存储单元,第一端口与第二列选通管相连,第二端口通过第一开关管与行译码器相连,第三端口通过第二开关管连接至第一列选通管和行译码器,第四端口通过第三开关管连接至第一列选通管和行译码器;通过对阴极总线、阳极总线、行译码器与第一列选通管的控制,选通存储单元和输入进行移位操作的信号;通过对行译码器与第二列选通管的控制,选通读写装置和输入进行读写操作的信号。

    访问内存的方法、存储级内存及计算机系统

    公开(公告)号:CN105808455A

    公开(公告)日:2016-07-27

    申请号:CN201410856607.X

    申请日:2014-12-31

    IPC分类号: G06F12/08 G06F13/16

    摘要: 本发明实施例提供了一种访问内存的方法、存储级内存及计算机系统。所述计算机系统包括内存控制器和混合内存,所述混合内存包括动态随机存取存储器DRAM和存储级内存SCM。所述内存控制器用于向所述DRAM和所述SCM发送第一访问指令。所述SCM在确定接收的所述第一访问指令中的第一地址指向的所述DRAM的第一存储单元集合中包括保持时间比所述DRAM的刷新周期短的存储单元时,可以获得与所述第一地址具有映射关系的第二地址。进一步的,所述SCM根据所述第二地址将所述第一访问指令转换为访问SCM的第二访问指令,以实现对SCM的访问。本发明实施例提供的计算机系统能够在降低DRAM刷新功耗的基础上保证数据的正确性。

    一种磁性存储装置、磁性存储阵列结构及其驱动方法

    公开(公告)号:CN105469820A

    公开(公告)日:2016-04-06

    申请号:CN201410307494.8

    申请日:2014-06-30

    IPC分类号: G11C11/02

    摘要: 本发明实施例提供一种磁性存储装置、磁性存储阵列结构及其驱动方法,涉及计算机领域,解决了现有技术中直线型磁性存储轨道的面积收益低的问题,从而提高了磁性存储轨道的数据存储量。该磁性存储装置包括:第一开关元件、第二开关元件、第三开关元件和隧道型巨磁电阻效应TMR读写磁头;沿第一方向设置的第一磁性存储轨道和沿第二方向设置的第二磁性存储轨道,第一磁性存储轨道的一端和第二磁性存储轨道的一端相连;其中,TMR读写磁头沿第一方向贯穿第二磁性存储轨道设置,或者,TMR读写磁头沿第三方向贯穿第二磁性存储轨道设置,TMR读写磁头的自由层为第二磁性存储轨道,第一方向为非第二磁性存储轨道所在平面的任一方向。

    访问内存的方法、存储级内存及计算机系统

    公开(公告)号:CN105808455B

    公开(公告)日:2020-04-28

    申请号:CN201410856607.X

    申请日:2014-12-31

    IPC分类号: G06F12/10 G06F13/16

    摘要: 本发明实施例提供了一种访问内存的方法、存储级内存及计算机系统。所述计算机系统包括内存控制器和混合内存,所述混合内存包括动态随机存取存储器DRAM和存储级内存SCM。所述内存控制器用于向所述DRAM和所述SCM发送第一访问指令。所述SCM在确定接收的所述第一访问指令中的第一地址指向的所述DRAM的第一存储单元集合中包括保持时间比所述DRAM的刷新周期短的存储单元时,可以获得与所述第一地址具有映射关系的第二地址。进一步的,所述SCM根据所述第二地址将所述第一访问指令转换为访问SCM的第二访问指令,以实现对SCM的访问。本发明实施例提供的计算机系统能够在降低DRAM刷新功耗的基础上保证数据的正确性。