一种波束赋形方法、接收机、发射机及系统

    公开(公告)号:CN108476055B

    公开(公告)日:2020-09-04

    申请号:CN201580085602.4

    申请日:2015-12-31

    IPC分类号: H04B7/08 H04B7/06

    摘要: 本发明实施例公开了一种波束赋形方法、接收机、发射机及系统,波束赋形方法包括:按照预设规则控制N个天线阵元对应的N个模拟通道接通或断开,以获取所述N个天线阵元中每个天线阵元的等效独立接收信号,其中N为大于等于2的自然数;基于所述N个天线阵元中每个天线阵元的等效独立接收信号获取波束赋形权值;将所述波束赋形权值发送给发射机。本发明实施例能够在降低成本的同时,获得较好的干扰抑制性能。

    一种异步FIFO电路及时延确定方法

    公开(公告)号:CN109155798B

    公开(公告)日:2020-08-25

    申请号:CN201680086087.6

    申请日:2016-05-27

    IPC分类号: H04L29/12

    摘要: 本发明实施例提供了一种异步FIFO电路及时延确定方法,涉及无线通信领域。所述异步FIFO电路包括:写时钟产生电路、读时钟产生电路、写地址产生电路、读地址产生电路、随机访问存储器、延迟线电路、同步逻辑电路、地址比较逻辑电路和处理器;写地址产生电路的第二输出端与延迟线电路的第一输入端连接,延迟线电路的第二输入端与处理器的第一输出端连接,延迟线电路的输出端与同步逻辑电路的第一输入端连接,同步逻辑电路的输出端与地址比较逻辑电路的第一输入端连接,读地址产生电路的输出端与地址比较逻辑电路的第三输入端连接,地址比较逻辑电路的第一输出端与处理器的输入端连接。本发明可以实现对异步FIFO电路的时延的准确确定。

    一种异步FIFO电路及时延确定方法

    公开(公告)号:CN109155798A

    公开(公告)日:2019-01-04

    申请号:CN201680086087.6

    申请日:2016-05-27

    IPC分类号: H04L29/12

    摘要: 本发明实施例提供了一种异步FIFO电路及时延确定方法,涉及无线通信领域。所述异步FIFO电路包括:写时钟产生电路、读时钟产生电路、写地址产生电路、读地址产生电路、随机访问存储器、延迟线电路、同步逻辑电路、地址比较逻辑电路和处理器;写地址产生电路的第二输出端与延迟线电路的第一输入端连接,延迟线电路的第二输入端与处理器的第一输出端连接,延迟线电路的输出端与同步逻辑电路的第一输入端连接,同步逻辑电路的输出端与地址比较逻辑电路的第一输入端连接,读地址产生电路的输出端与地址比较逻辑电路的第三输入端连接,地址比较逻辑电路的第一输出端与处理器的输入端连接。本发明可以实现对异步FIFO电路的时延的准确确定。

    一种波束赋形方法、接收机、发射机及系统

    公开(公告)号:CN108476055A

    公开(公告)日:2018-08-31

    申请号:CN201580085602.4

    申请日:2015-12-31

    IPC分类号: H04B7/08 H04B7/06

    摘要: 本发明实施例公开了一种波束赋形方法、接收机、发射机及系统,波束赋形方法包括:按照预设规则控制N个天线阵元对应的N个模拟通道接通或断开,以获取所述N个天线阵元中每个天线阵元的等效独立接收信号,其中N为大于等于2的自然数;基于所述N个天线阵元中每个天线阵元的等效独立接收信号获取波束赋形权值;将所述波束赋形权值发送给发射机。本发明实施例能够在降低成本的同时,获得较好的干扰抑制性能。