-
公开(公告)号:CN116545435A
公开(公告)日:2023-08-04
申请号:CN202310400100.2
申请日:2023-04-14
Applicant: 华中科技大学
Abstract: 本发明公开了一种用于DDS的ROM压缩方法及应用,属于频率合成技术领域;采用双ROM表对正弦波信号进行压缩存储;其中,第一ROM表以相位量化值作为寻址地址,幅度量化值作为存储数据,实现相幅转换;第二ROM表以幅度量化值作为寻址地址,相位量化值作为存储数据,实现幅相转换;通过引入标志位实现的双ROM表压缩存储减少了传统无相位截断ROM表中存储的零值,可减少所占用的ROM资源。除此之外,本发明采用多个相位步进对正弦波信号(0,π/2)的相位区间进行非均匀分割,得到多个子相位区间,以使得每个子相位区间仅包括一个临界相位点,能够进一步压缩第一ROM表的深度,在没有增加太大电路复杂度的前提下,对ROM表进行了无损压缩,进一步减小了所需ROM的容量。
-
公开(公告)号:CN117074805A
公开(公告)日:2023-11-17
申请号:CN202310886241.X
申请日:2023-07-19
Applicant: 华中科技大学
IPC: G01R29/26 , G01R25/00 , G01R23/167
Abstract: 本发明公开了一种毫赫兹级别频率分辨率的全数字化相位噪声测量方法,属于相位噪声测量领域,该方法包括:将被测信号转换为数字信号,并根据所述数字信号的频率控制字生成两路相位正交且无相位截断杂散的数字信号,将其分别与数字信号混频后,进行多段抽取滤波、相位解缠绕、频率偏移消除、功率谱估计和分段拼接处理。该方法只使用一路ADC便可测量信号的相位噪声,实现原理简单,易于实现系统的小型化;通过多段抽取滤波,能够在滤除高频成分的同时,降低混频之后的数据率,减少功率谱估计所需的运算点数,进而实现对信号极近端毫赫兹级别频率分辨率的相位噪声测量。
-
公开(公告)号:CN117311442A
公开(公告)日:2023-12-29
申请号:CN202311232220.2
申请日:2023-09-21
Applicant: 华中科技大学
Abstract: 本发明公开了一种基于随机频率补偿的直接数字合成系统及方法,属于频率合成技术领域,系统包括依次连接的频率控制单元、相位累加器、相幅转换ROM表和波形输出单元,以及补偿单元;频率控制单元用于将控制参数的整数部分作为初始频率控制字,并输出初始频率控制字,控制参数由相位累加器的位宽、目标频率和基准频率确定;补偿单元用于输出0或1,且输出1的概率与控制参数的小数部分之间的绝对差值小于1/2M+1;补偿单元输出的0或1与初始频率控制字的和作为最终频率控制字输入相位累加器,以通过控制相位累加器控制相幅转换ROM表和波形输出单元,使得波形输出单元输出目标频率的波形。提高DDS输出的频谱纯度和频率准确度。
-
公开(公告)号:CN115864999A
公开(公告)日:2023-03-28
申请号:CN202211698920.6
申请日:2022-12-28
Applicant: 华中科技大学
Abstract: 本发明公开了一种幅相可调载波产生装置和方法,属于精密测量和信号合成领域。本发明的相位累加器内部添加相位调整器,相位调整器对系统时钟进行计数,当达到设置的计数值C时输出相位调整值S,此时相位寄存器的值会同时加上频率控制字FCW和相位调整值S,随后相位寄存器溢出清零并重新开始累加。相位调整器补充频率控制字FCW取整时舍去的小数部分,有利于提高载波的频率稳定性。本发明的CORDIC计算器采用并行插值结构,可以使用n个CORDIC核并行计算连续n个相位的正弦值,两个相邻相位的间距为频率控制字FCW,插值单元将n路数据进行排列并串行输出。所述并行插值结构通过并行运算提高CORDIC计算速度和精度,可以极大的减小相位截断误差,有利于减小载波杂散。
-
-
-