-
-
-
公开(公告)号:CN107329906A
公开(公告)日:2017-11-07
申请号:CN201710323737.0
申请日:2017-05-10
Applicant: 北京邮电大学
IPC: G06F12/0802
CPC classification number: G06F12/0802
Abstract: 本发明提出了一种实现快速和高带宽的查询缓存各级逻辑结构故障的机制和存储结构。可以多尺度的标示缓存组、缓存行以及缓存子块的故障情况,支持高性能的容错缓存架构。本发明提出了静态分配和动态分配两种不同的位图空间配置方式,实现了更低的存储开销。
-
公开(公告)号:CN107122256A
公开(公告)日:2017-09-01
申请号:CN201710298651.7
申请日:2017-06-13
Applicant: 北京邮电大学
IPC: G06F11/07
CPC classification number: G06F11/073 , G06F11/0793
Abstract: 本发明专利提出了一种动态修补的高性能片上缓存容错结构,可以及时的,高效的,低开销的处理间隙性位失效和永久故障。通过一个故障敏感的替换机制,可以随时容忍新发生的故障,保证缓存正常工作,然后依据该缓存块被利用访问的情况,通过动态的修补故障子块,减轻故障对缓存的性能影响。
-
-
-