-
公开(公告)号:CN108242973A
公开(公告)日:2018-07-03
申请号:CN201611217683.1
申请日:2016-12-26
Applicant: 北京邮电大学
IPC: H04L1/00
Abstract: 本发明实施例提供了一种数据纠错方法及装置,应用于包含发送模块和接收模块的器件,方法包括:对于所述器件的发送模块,针对待传输的N位数据进行网状逻辑编码,获得编码数据;将所述编码数据发送给所述器件的接收模块;对于所述器件的接收模块,根据所述组合规则对接收到的编码数据进行拆分,得到所述N位数据的每一位数据与所述每组至少两位数据对应的校验位数据;根据所述N位数据和所述每组至少两位数据对应的校验位数据,利用逻辑运算,确定所述编码数据中发生错误的数据;当发生错误的数据包含所传输的N位数据中的至少一位数据时,对所述N位数据中的至少一位数据进行纠错。利用本发明实施例,提高了器件的可靠性。
-
公开(公告)号:CN108242973B
公开(公告)日:2020-10-27
申请号:CN201611217683.1
申请日:2016-12-26
Applicant: 北京邮电大学
IPC: H04L1/00
Abstract: 本发明实施例提供了一种数据纠错方法及装置,应用于包含发送模块和接收模块的器件,方法包括:对于所述器件的发送模块,针对待传输的N位数据进行网状逻辑编码,获得编码数据;将所述编码数据发送给所述器件的接收模块;对于所述器件的接收模块,根据所述组合规则对接收到的编码数据进行拆分,得到所述N位数据的每一位数据与所述每组至少两位数据对应的校验位数据;根据所述N位数据和所述每组至少两位数据对应的校验位数据,利用逻辑运算,确定所述编码数据中发生错误的数据;当发生错误的数据包含所传输的N位数据中的至少一位数据时,对所述N位数据中的至少一位数据进行纠错。利用本发明实施例,提高了器件的可靠性。
-