硅上III-V族半导体外延结构及其制备方法

    公开(公告)号:CN114566423B

    公开(公告)日:2025-05-09

    申请号:CN202011359732.1

    申请日:2020-11-27

    Abstract: 本发明实施例提供一种硅上III‑V族半导体外延结构及其制备方法,该方法包括:在硅衬底上直接或间接生长适配层;在所述适配层上直接或间接生长III‑V族半导体目标外延结构;其中,所述适配层包括三元系III族砷化物适配层或二元系III‑V族化合物适配层。该方法生长工艺简单,易调控,对生长设备没有特殊要求。特别是,降低穿透位错密度所需的适配层的厚度薄,使得后续通过增加层数和厚度来优化III‑V族半导体外延结构变为可能,利于硅上高性能III‑V族半导体器件的制备。

    单片硅基光电集成芯片的制备方法

    公开(公告)号:CN109459817B

    公开(公告)日:2020-01-07

    申请号:CN201811453417.8

    申请日:2018-11-30

    Abstract: 本发明实施例提供了一种单片硅基光电集成芯片的制备方法,通过在SOI衬底上刻蚀图形窗口来生长激光器结构,通过在SOI衬底中的硅波导层上生长探测器结构,激光器和探测器通过刻蚀出的硅波导结构连接,从而实现了片上激光器、探测器以及硅波导结构的集成。本发明实施例中提供的单片硅基光电集成芯片的制备方法,通过直接刻蚀图形窗口来生长激光器结构,具有高重复性和可靠性,能够大规模的制备,大大降低了成本,具有很好的应用前景,弥补了目前无法通过直接选区外延的方式实现可实用的片上光电集成的空白,特别是弥补了激光器与其他器件的片上集成问题。

    硅上III-V族半导体外延结构及其制备方法

    公开(公告)号:CN114566423A

    公开(公告)日:2022-05-31

    申请号:CN202011359732.1

    申请日:2020-11-27

    Abstract: 本发明实施例提供一种硅上III‑V族半导体外延结构及其制备方法,该方法包括:在硅衬底上直接或间接生长适配层;在所述适配层上直接或间接生长III‑V族半导体目标外延结构;其中,所述适配层包括三元系III族砷化物适配层或二元系III‑V族化合物适配层。该方法生长工艺简单,易调控,对生长设备没有特殊要求。特别是,降低穿透位错密度所需的适配层的厚度薄,使得后续通过增加层数和厚度来优化III‑V族半导体外延结构变为可能,利于硅上高性能III‑V族半导体器件的制备。

    单片硅基光电集成芯片的制备方法

    公开(公告)号:CN109459817A

    公开(公告)日:2019-03-12

    申请号:CN201811453417.8

    申请日:2018-11-30

    Abstract: 本发明实施例提供了一种单片硅基光电集成芯片的制备方法,通过在SOI衬底上刻蚀图形窗口来生长激光器结构,通过在SOI衬底中的硅波导层上生长探测器结构,激光器和探测器通过刻蚀出的硅波导结构连接,从而实现了片上激光器、探测器以及硅波导结构的集成。本发明实施例中提供的单片硅基光电集成芯片的制备方法,通过直接刻蚀图形窗口来生长激光器结构,具有高重复性和可靠性,能够大规模的制备,大大降低了成本,具有很好的应用前景,弥补了目前无法通过直接选区外延的方式实现可实用的片上光电集成的空白,特别是弥补了激光器与其他器件的片上集成问题。

Patent Agency Ranking