一种干扰检测FPGA的验证方法
    1.
    发明公开

    公开(公告)号:CN119150778A

    公开(公告)日:2024-12-17

    申请号:CN202411251567.6

    申请日:2024-09-08

    Inventor: 王天夏

    Abstract: 本发明公开了一种干扰检测FPGA的验证方法,涉及干扰检测处理技术领域,步骤如下:单音干扰:步骤1:单音干扰1~单音干扰N模块:SystemVerilog语言通过设置不同频率控制字,使用DDS生成不同频率的正弦波信号,根据FPGA可接收的中频信号为中心频率,以输入信号带宽范围要求为依据设置正弦信号频率,送给N个单音干扰处理模块;步骤2:N个单音干扰处理模块:选择输入信号带宽范围内的单音信号1~N送给N选一模块。本发明解决了第三方FPGA验证人员不具备实物硬件条件的验证环境问题,解决了验证环境有无的问题,使软环境验证技术成为可能选项,验证效率大为提高。

    一种非线性调频信号旁瓣抑制效果的验证方法

    公开(公告)号:CN118112514A

    公开(公告)日:2024-05-31

    申请号:CN202311788700.7

    申请日:2023-12-25

    Inventor: 王天夏

    Abstract: 本发明公开了一种非线性调频信号旁瓣抑制效果的验证方法,包括以下步骤:步骤一,构建验证系统;步骤二,信号采集与装载;步骤三,去直流分量与合路处理;步骤四,傅里叶变换与域滤波处理;步骤五,频域乘积与傅里叶逆变换处理;步骤六,归一化与可视化处理;所述步骤三中,去直流分量处理具体为:将I、Q路数据分别减去均值;所述步骤三中,合路处理具体为:将I、Q路数据进行叠加合路;本发明提供了基于matlab环境验证NLFM信号旁瓣抑制效果的方法,并提供了相应的软架构,本发明采用软环境进行验证可节省验证成本、提高验证效率,解决了现有依赖实物硬件环境进行验证所造成的操作复杂和验证效率低下的问题。

    一种多进制码移键控扩频加MSK收发信机FPGA的验证方法

    公开(公告)号:CN118316769B

    公开(公告)日:2024-09-03

    申请号:CN202410732256.5

    申请日:2024-06-06

    Inventor: 王天夏

    Abstract: 本发明公开了一种多进制码移键控扩频加MSK收发信机FPGA的验证方法,涉及FPGA验证测试技术领域,包括多进制码移键控扩频加MSK收发信机FPGA的验证方法包括下述内容:S1、发射机模块设计;S2、双验证;S3、DSP模块设计。该多进制码移键控扩频加MSK收发信机FPGA的验证方法,提供了全套的软环境验证架构方案,而不依赖于实际硬件环境及相关的配套软件,为FPGA设计阶段反复试验,不断调整修改技术方案提供了强大的解决方案,可以大大提高FPGA开发效率,解决了第三方FPGA验证人员不具备实物硬件条件的验证环境问题,解决了验证环境有无的问题,使软环境验证技术成为可能选项,验证效率大为提高。

    一种多进制码移键控扩频加MSK收发信机FPGA的验证方法

    公开(公告)号:CN118316769A

    公开(公告)日:2024-07-09

    申请号:CN202410732256.5

    申请日:2024-06-06

    Inventor: 王天夏

    Abstract: 本发明公开了一种多进制码移键控扩频加MSK收发信机FPGA的验证方法,涉及FPGA验证测试技术领域,包括多进制码移键控扩频加MSK收发信机FPGA的验证方法包括下述内容:S1、发射机模块设计;S2、双验证;S3、DSP模块设计。该多进制码移键控扩频加MSK收发信机FPGA的验证方法,提供了全套的软环境验证架构方案,而不依赖于实际硬件环境及相关的配套软件,为FPGA设计阶段反复试验,不断调整修改技术方案提供了强大的解决方案,可以大大提高FPGA开发效率,解决了第三方FPGA验证人员不具备实物硬件条件的验证环境问题,解决了验证环境有无的问题,使软环境验证技术成为可能选项,验证效率大为提高。

Patent Agency Ranking