-
公开(公告)号:CN116795773A
公开(公告)日:2023-09-22
申请号:CN202310753336.4
申请日:2023-06-26
Applicant: 北京计算机技术及应用研究所 , 北京航天爱威电子技术有限公司
Abstract: 本发明涉及一种FPGA动态重构密码算法组件的安全防护方法,属于安全性防护领域。本发明由主控数字信号处理器(DSP)模块、静态配置文件存储加载闪存(FLASH)模块构成,FPGA包括:FPGA内部配置访问接口(ICAP2)动态重构接口模块和FPGA静态区域模块,DSP内部包括第二FLASH。其中,DSP模块调用FPGA静态区域功能对密码算法组件对应的动态配置文件解密,完成后下发到ICAP2接口,完成动态重构。ICAP2为FPGA局部动态重构专用接口,FLASH模块的静态配置文件在初始化时就加载到FPGA中,构成FPGA的静态区域模块。本发明采用FPGA局部动态重构技术,对密码算法组件生成单独的动态配置文件进行分级加载配置,提高了密码算法组件的安全性。