时分同步码分多址系统的多载波实现方法和装置

    公开(公告)号:CN101370000B

    公开(公告)日:2011-06-08

    申请号:CN200810224357.2

    申请日:2008-10-17

    Abstract: 本发明公开了时分同步码分多址系统的多载波实现方法和装置,该方法包括:将下行单倍速时域信号通过快速傅立叶变换调制为频域信号;对频域信号进行频谱搬移和根升余弦滤波;对滤波后的信号进行逆快速傅立叶变换,产生下行N载波时域信号;对下行N载波时域信号进行内插产生K倍速信号,对K倍速信号进行低通滤波。本发明的TD-SCDMA多载波的实现方法,在DSP上实现多载波组合,从而用一个射频就能完成多载波功能。多载波的滤波分别在DSP和FPGA上实现,DSP负责实现RRC滤波,FPGA负责实现低通滤波。传输时延在DSP中通过对数字信号,频域上连续相位的控制实现,使得算法精度高,复杂度低。

    支持一致性测试的方法和系统

    公开(公告)号:CN101902757A

    公开(公告)日:2010-12-01

    申请号:CN200910238378.4

    申请日:2009-12-02

    Abstract: 本发明公开了一种支持一致性测试的系统和方法。其中,该系统包括系统仿真部分,系统仿真部分的内核包括NAS_RRC模块,用于实现RNC中非接入层功能和无线资源控制功能、配置测试环境并运行测试例;参数模块,用于存储测试例的参数;适配模块,用于为NAS_RRC模块和协议栈之间交互的原语及空口消息的适配进行编解码;定时模块,用于为NAS_RRC模块运行的测试例实现定时功能;控制模块,用于解析接收到的命令,根据解析后的命令调度和执行测试例,并协调NAS_RRC模块、适配模块、参数模块及定时模块的运行。本发明填补了行业内没有TD-SCDMA终端RRM一致性测试仪表的空缺,加速了TD-SCDMA产业的发展。

    时分同步码分多址系统的多载波实现方法和装置

    公开(公告)号:CN101370000A

    公开(公告)日:2009-02-18

    申请号:CN200810224357.2

    申请日:2008-10-17

    Abstract: 本发明公开了时分同步码分多址系统的多载波实现方法和装置,该方法包括:将下行单倍速时域信号通过快速傅立叶变换调制为频域信号;对频域信号进行频谱搬移和根升余弦滤波;对滤波后的信号进行逆快速傅立叶变换,产生下行N载波时域信号;对下行N载波时域信号进行内插产生K倍速信号,对K倍速信号进行低通滤波。本发明的TD-SCDMA多载波的实现方法,在DSP上实现多载波组合,从而用一个射频就能完成多载波功能。多载波的滤波分别在DSP和FPGA上实现,DSP负责实现RRC滤波,FPGA负责实现低通滤波。传输时延在DSP中通过对数字信号,频域上连续相位的控制实现,使得算法精度高,复杂度低。

Patent Agency Ranking