一种芯片设计方法、装置、电子设备及可读存储介质

    公开(公告)号:CN117709259A

    公开(公告)日:2024-03-15

    申请号:CN202410145932.9

    申请日:2024-02-01

    Abstract: 本发明实施例提供一种芯片设计方法、装置、电子设备及可读存储介质,涉及计算机技术领域,该方法包括:获取用户的第一操作信息;所述第一操作信息用于指示用户从预设模块库中选择的目标模块;根据所述第一操作信息生成模块连接拓扑图;所述模块连接拓扑图包含所述用户选择的各个目标模块对应的模块图形和模块连接关系;根据所述模块连接拓扑图生成目标配置文件;所述目标配置文件包括所述目标模块的模块信息和所述目标模块之间的连接配置信息;根据所述目标配置文件生成目标芯片代码。本发明实施例简化了芯片设计流程,降低了芯片设计复杂度,提高了芯片设计效率。

    系统级芯片的设计方法、系统、电子设备及存储介质

    公开(公告)号:CN116579275A

    公开(公告)日:2023-08-11

    申请号:CN202310854225.2

    申请日:2023-07-12

    Abstract: 本发明实施例提供一种系统级芯片的设计方法、系统、电子设备及存储介质,涉及计算机技术领域。其中的方法包括:应用层获取用户在人机交互界面中输入的第一操作信息,并将所述第一操作信息发送至所述处理层;处理层利用预先训练的自然语言处理模型对所述第一操作信息进行处理,得到SoC推荐信息,并将所述SoC推荐信息发送至所述应用层;所述应用层接收所述用户针对所述SoC推荐信息的第二操作信息,并将所述第二操作信息发送至所述处理层;所述处理层根据所述第二操作信息生成目标SoC代码。本发明实施例可以基于用户需求自动生成SoC代码,简化了SoC芯片的设计步骤,降低了SoC芯片的设计难度,提升了设计效率。

    一种总线协议转换方法以及装置

    公开(公告)号:CN118093490B

    公开(公告)日:2024-07-26

    申请号:CN202410455405.8

    申请日:2024-04-16

    Abstract: 本申请提供了一种总线协议转换方法以及装置,涉及系统级芯片技术领域,包括:获取处理器核生成的使用处理器核内部的核内总线协议的第一请求和第二请求,在第一请求和第二请求满足第一预设条件的情况下,将第一请求和第二请求合并为使用处理器核外部的核外总线协议的第三请求,将第三请求发送至与第三请求对应的外部设备,实现了分别将第一请求和第二请求进行协议转换后发送至外部设备同样的效果,且提高了请求发送的效率,进而提高了总线协议转换的效率,解决了在先技术中总线协议转换的效率低的问题。

    一种总线协议转换方法以及装置

    公开(公告)号:CN118093490A

    公开(公告)日:2024-05-28

    申请号:CN202410455405.8

    申请日:2024-04-16

    Abstract: 本申请提供了一种总线协议转换方法以及装置,涉及系统级芯片技术领域,包括:获取处理器核生成的使用处理器核内部的核内总线协议的第一请求和第二请求,在第一请求和第二请求满足第一预设条件的情况下,将第一请求和第二请求合并为使用处理器核外部的核外总线协议的第三请求,将第三请求发送至与第三请求对应的外部设备,实现了分别将第一请求和第二请求进行协议转换后发送至外部设备同样的效果,且提高了请求发送的效率,进而提高了总线协议转换的效率,解决了在先技术中总线协议转换的效率低的问题。

    系统级芯片的设计方法、系统、电子设备及存储介质

    公开(公告)号:CN116579275B

    公开(公告)日:2023-09-12

    申请号:CN202310854225.2

    申请日:2023-07-12

    Abstract: 本发明实施例提供一种系统级芯片的设计方法、系统、电子设备及存储介质,涉及计算机技术领域。其中的方法包括:应用层获取用户在人机交互界面中输入的第一操作信息,并将所述第一操作信息发送至所述处理层;处理层利用预先训练的自然语言处理模型对所述第一操作信息进行处理,得到SoC推荐信息,并将所述SoC推荐信息发送至所述应用层;所述应用层接收所述用户针对所述SoC推荐信息的第二操作信息,并将所述第二操作信息发送至所述处理层;所述处理层根据所述第二操作信息生成目标SoC代码。本发明实施例可以基于用户需求自动生成SoC代码,简化了SoC芯片的设计步骤,降低了SoC芯片的设计难度,提升了设计效率。

Patent Agency Ranking