栅极驱动电路
    1.
    发明公开

    公开(公告)号:CN107945732A

    公开(公告)日:2018-04-20

    申请号:CN201710168933.5

    申请日:2017-03-21

    Abstract: 本申请公开了一种移位寄存器单元电路,包括输入存储模块,被配置为在输入端接收输入信号并存储所述输入信号;存储提取模块,被配置为至少在第一时钟信号的控制下从所述输入存储模块提取所述输入信号;输出驱动模块,被配置为在所述存储提取模块的控制下将所述输入信号传输到输出端;以及下拉和维持模块,被配置为在输出结束后将所述输出端的电压下拉到低电平并在所述输出驱动模块接收到下一个输入信号之前将所述输出端电压维持在低电平。本申请还公开了包括前述移位寄存器单元的栅极驱动电路以及产生栅极驱动信号的方法。

    移位寄存器以及栅极驱动装置

    公开(公告)号:CN108682396B

    公开(公告)日:2020-05-15

    申请号:CN201810608603.8

    申请日:2018-06-13

    Abstract: 本申请公开了一种移位寄存器包括输入模块,其包括第一输入支路和第二输入支路,输入模块配置为通过第一输入支路的第一节点来提供所接收到的输入信号,通过第二输入支路的第二节点来提供内部级联信号;输出模块,配置为存储输入信号,并在时钟信号的影响下,将输入信号传输到第一输出端和第二输出端;反相模块,其被配置为基于所述内部级联信号来向低电平维持模块提供所述下拉控制信号;以及低电平维持模块,配置为基于下拉控制信号在输入信号经由输出模块输出后并在输入模块接收到下一个输入信号之前,至少将第一输出端、第二输出端、第一输入支路的第一节点和第二输入支路的第二节点的电位维持在低电平,其中下拉控制信号与内部级联信号相关联。

    栅极驱动电路
    4.
    发明授权

    公开(公告)号:CN107564473B

    公开(公告)日:2019-12-13

    申请号:CN201710817255.0

    申请日:2017-09-12

    Abstract: 本申请公开了一种移位寄存器单元电路,包括:编程模块和补偿模块,交替向所述移位寄存器的单元电路输出端提供扫描信号;其中所述编程模块被配置为在数个时钟信号和第一模式使能信号的控制下将第一时钟信号传输到所述单元电路输出端;所述补偿模块被配置为在第二模式使能信号和重置信号的控制下将第二时钟信号传输到所述单元电路输出端;其中所述第一时钟信号的频率高于所述第二时钟信号的频率。本申请还提供了包括这种单元电路的栅级驱动电路、显示器和基于这种单元电路产生栅极驱动信号的方法。

    移位寄存器、栅极驱动电路、显示器及相关方法

    公开(公告)号:CN107564473A

    公开(公告)日:2018-01-09

    申请号:CN201710817255.0

    申请日:2017-09-12

    Abstract: 本申请公开了一种移位寄存器单元电路,包括:编程模块和补偿模块,交替向所述移位寄存器的单元电路输出端提供扫描信号;其中所述编程模块被配置为在数个时钟信号和第一模式使能信号的控制下将第一时钟信号传输到所述单元电路输出端;所述补偿模块被配置为在第二模式使能信号和重置信号的控制下将第二时钟信号传输到所述单元电路输出端;其中所述第一时钟信号的频率高于所述第二时钟信号的频率。本申请还提供了包括这种单元电路的栅级驱动电路、显示器和基于这种单元电路产生栅极驱动信号的方法。

    栅极驱动电路
    6.
    发明公开

    公开(公告)号:CN107221283A

    公开(公告)日:2017-09-29

    申请号:CN201710614068.2

    申请日:2017-07-25

    Abstract: 本申请公开了一种移位寄存器单元电路,包括输入控制模块,被配置为接收输入控制信号并存储所述输入信号;输出驱动模块,耦合在第一时钟信号输入端和单元电路输出端之间,被配置为在所述输入存储模块的控制下将所述第一时钟信号的有效电平传输到所述单元电路输出端;以及其中所述输出驱动模块包括第一晶体管,其第一极耦合到所述第一时钟信号输入端,第二极耦合到所述单元电路输出端,控制极耦合到所述输入控制模块输出端,当所述第一时钟信号的有效电平输出结束后下一个有效电平来临之前所述第一晶体管的控制极被耦合到其第二极。本申请还公开了包含这种移位寄存器的栅极驱动电路以及相应的显示器和提供栅极驱动信号的方法。

    栅极驱动电路
    7.
    发明授权

    公开(公告)号:CN107221283B

    公开(公告)日:2020-10-30

    申请号:CN201710614068.2

    申请日:2017-07-25

    Abstract: 本申请公开了一种移位寄存器单元电路,包括输入控制模块,被配置为接收并存储输入控制信号;输出驱动模块,耦合在第一时钟信号输入端和单元电路输出端之间,被配置为在所述输入控制模块的控制下将所述第一时钟信号的有效电平传输到所述单元电路输出端;以及其中所述输出驱动模块包括第一晶体管,其第一极耦合到所述第一时钟信号输入端,第二极耦合到所述单元电路输出端,控制极耦合到所述输入控制模块输出端,当所述第一时钟信号的有效电平输出结束后下一个有效电平来临之前所述第一晶体管的控制极被耦合到其第二极。本申请还公开了包含这种移位寄存器的栅极驱动电路以及相应的显示器和提供栅极驱动信号的方法。

    移位寄存器以及栅极驱动装置

    公开(公告)号:CN108682396A

    公开(公告)日:2018-10-19

    申请号:CN201810608603.8

    申请日:2018-06-13

    Abstract: 本申请公开了一种移位寄存器包括输入模块,其包括第一输入支路和第二输入支路,输入模块配置为通过第一输入支路的第一节点来提供所接收到的输入信号,通过第二输入支路的第二节点来提供内部级联信号;输出模块,配置为存储输入信号,并在时钟信号的影响下,将输入信号传输到第一输出端和第二输出端;反相模块,其被配置为基于所述内部级联信号来向低电平维持模块提供所述下拉控制信号;以及低电平维持模块,配置为基于下拉控制信号在输入信号经由输出模块输出后并在输入模块接收到下一个输入信号之前,至少将第一输出端、第二输出端、第一输入支路的第一节点和第二输入支路的第二节点的电位维持在低电平,其中下拉控制信号与内部级联信号相关联。

    栅极驱动电路
    9.
    发明授权

    公开(公告)号:CN107945732B

    公开(公告)日:2020-04-03

    申请号:CN201710168933.5

    申请日:2017-03-21

    Abstract: 本申请公开了一种移位寄存器单元电路,包括输入存储模块,被配置为在输入端接收输入信号并存储所述输入信号;存储提取模块,被配置为至少在在第一时钟信号的控制下从所述输入存储模块提取所述输入信号;输出驱动模块,被配置为在所述存储提取模块的控制下将所述输入信号传输到输出端;以及下拉和维持模块,被配置为在输出结束后将所述输出端的电压下拉到低电平并在所述输出驱动模块接收到下一个输入信号之前将所述输出端电压维持在低电平。本申请还公开了包括前述移位寄存器单元的栅极驱动电路以及产生栅极驱动信号的方法。

Patent Agency Ranking