集成栅极驱动电路及显示设备

    公开(公告)号:CN108766356B

    公开(公告)日:2020-07-07

    申请号:CN201810482810.3

    申请日:2018-05-18

    Abstract: 本发明涉及驱动单元以及驱动装置。驱动单元,包括:寄存器模块,其被配置为在第一低频时钟信号的影响下,产生互为反相的第一控制信号与第二控制信号;多个输出模块,每个输出模块包括:输出支路,其被配置为在第一控制信号的影响下,通过产生驱动晶体管所接收到的高频时钟信号相关联的输出信号;多个下拉支路,其耦合到输出支路,并被配置为在第二控制信号的影响下,将输出支路中相应的多个节点维持在相应的低电位。

    显示装置及其像素电路和驱动方法

    公开(公告)号:CN108962145B

    公开(公告)日:2021-03-23

    申请号:CN201810713115.3

    申请日:2018-06-29

    Abstract: 本发明公开了显示装置及其像素电路、驱动方法。本发明的像素电路包括驱动晶体管和第二至第五晶体管以及第二电容,驱动晶体管用于为发光器件提供驱动电流,第二至第五晶体管作为开关管,用于响应扫描信号、数据信号和发光控制信号,第二电容用于存储采样电压。本发明对驱动晶体管的阈值电压进行补偿,减少晶体管迁移率不均匀的影响,提高显示装置的对比度。本发明能够支持逐行发光和同时发光两种模式,能够应用于高分辨率或高帧频显示装置中。

    集成栅极驱动电路及显示设备

    公开(公告)号:CN108766356A

    公开(公告)日:2018-11-06

    申请号:CN201810482810.3

    申请日:2018-05-18

    Abstract: 本发明涉及驱动单元以及驱动装置。驱动单元,包括:寄存器模块,其被配置为在第一低频时钟信号的影响下,产生互为反相的第一控制信号与第二控制信号;多个输出模块,每个输出模块包括:输出支路,其被配置为在第一控制信号的影响下,通过产生驱动晶体管所接收到的高频时钟信号相关联的输出信号;多个下拉支路,其耦合到输出支路,并被配置为在第二控制信号的影响下,将输出支路中相应的多个节点维持在相应的低电位。

Patent Agency Ranking