-
公开(公告)号:CN117767933A
公开(公告)日:2024-03-26
申请号:CN202311609864.9
申请日:2023-11-27
Applicant: 北京大学深圳研究生院
IPC: H03K17/687 , H03M1/12
Abstract: 本申请提供一种栅压自举开关电路,包括采样单元和衬偏效应抑制单元。采样单元包括采样传输单元和节点A,节点A的在时钟信号的控制下具有两种电位的信号,采样传输单元在节点A处的信号的控制下导通或关断。衬偏效应抑制单元响应于时钟信号和节点A的信号,使得采样传输单元无论在导通或关断的情况下,其输入端和衬底端之间的压差始终为零。本申请通过在同一时钟信号的控制下,切换采样传输单元的衬底偏置电压,保证采样传输单元输入端和衬底端之间的压差始终为零,解决了由于衬底偏置效应导致的采样开关管的阈值电压随输入变化使得导通电阻线性度差的问题。
-
公开(公告)号:CN117639737A
公开(公告)日:2024-03-01
申请号:CN202311581785.1
申请日:2023-11-23
Applicant: 北京大学深圳研究生院
Abstract: 本申请提供一种四相位非交叠时钟产生电路和自稳零放大器,其中四相位非交叠时钟产生电路能够为自稳零放大器提供四个相位非交叠的时钟信号。该四相位非交叠时钟产生电路包括反相电路和四个分时时钟电路,首先通过反相电路对所获取的初始时钟信号进行反相获得两个反相的驱动时钟信号,再分别通过四个分时电路基于两个驱动时钟信号和经过第一阶段延时输出的信号,进行进一步地调制和延迟,获得四个相位非交叠时钟信号。相对于现有技术,不需要专门的时钟频率控制电路来提供不随电源电压波动而波动的非交叠时钟,本申请的电路设计简单,配置灵活,功耗小,且能有效节约电路板的面积。
-
公开(公告)号:CN117170450A
公开(公告)日:2023-12-05
申请号:CN202311237539.4
申请日:2023-09-21
Applicant: 北京大学深圳研究生院
IPC: G05F1/56
Abstract: 本申请提供了一种自适应偏置电路和快速瞬态响应全集成式LDO电路,该自适应偏置电路,应用于快速瞬态响应全集成式LDO电路,包括自适应偏置模块、第一端口、第二端口和输出端口;第一端口用于接收外部参考电压VREF;第二端口用于接收LDO电路的反馈电压VFB;自适应偏置模块用于根据外部参考电压VREF和反馈电压VFB的关系,产生偏置电流,并通过输出端口将偏置电流传输给LDO电路中的误差放大器;在LDO电路的负载发生变化导致反馈电压VFB发生变化时,自适应偏置模块能够根据变化后的反馈电压VFB自适应性调整其产生的偏置电流,以使得LDO电路快速响应。应用在快速瞬态响应全集成式LDO电路时,在过充或者欠冲情况下,提高了LDO的响应速度,且保证了LDO电路的低功耗。
-
-