一种基于双极性忆阻器的逻辑实现方法

    公开(公告)号:CN111061454B

    公开(公告)日:2022-02-11

    申请号:CN201911306380.0

    申请日:2019-12-18

    Applicant: 北京大学

    Abstract: 本发明公开了一种基于双极性忆阻器的逻辑实现方法,将一个输入定义为双极性忆阻器的初始阻态,另一个输入定义为电压,输出定义为器件的最终阻态,用一个器件在一步读两步写的操作以内完成16种布尔逻辑功能,包括对于其他逻辑操作方式难以实现的异或逻辑也仅需一个器件一次读写就可完成。此方法无需初始化,可以直接进行逻辑级联,比现有的逻辑方法更加高效。同时,本发明还提供了一种基于此方法的一位全加器与两位乘法器的实现方案,与其他的方法相比,本方法使用的器件数更少,步数也更少,因此更加高效。因此,本方法可作为一种通用逻辑方法,极具发展前景。

    一种基于双极性忆阻器的逻辑实现方法

    公开(公告)号:CN111061454A

    公开(公告)日:2020-04-24

    申请号:CN201911306380.0

    申请日:2019-12-18

    Applicant: 北京大学

    Abstract: 本发明公开了一种基于双极性忆阻器的逻辑实现方法,将一个输入定义为双极性忆阻器的初始阻态,另一个输入定义为电压,输出定义为器件的最终阻态,用一个器件在一步读两步写的操作以内完成16种布尔逻辑功能,包括对于其他逻辑操作方式难以实现的异或逻辑也仅需一个器件一次读写就可完成。此方法无需初始化,可以直接进行逻辑级联,比现有的逻辑方法更加高效。同时,本发明还提供了一种基于此方法的一位全加器与两位乘法器的实现方案,与其他的方法相比,本方法使用的器件数更少,步数也更少,因此更加高效。因此,本方法可作为一种通用逻辑方法,极具发展前景。

Patent Agency Ranking