-
公开(公告)号:CN110602712B
公开(公告)日:2022-02-15
申请号:CN201910745433.2
申请日:2019-08-13
Applicant: 北京大学
IPC: H04W16/10 , H04W36/00 , H04W84/12 , H04B17/382
Abstract: 本发明提供了一种频点切换抗干扰无线局域网通信方法和装置,所述方法包括一个抗干扰接入点和多个抗干扰终端,所述抗干扰接入点和抗干扰终端均基于IEEE 802.11软件无线电平台GRT系统开发;本发明使用无线频谱感知选择空闲、干扰较少的信道进行通信,有效减少了繁忙或者干扰较多的信道对于通信质量的影响;并且通过在多个信道间随机频点切换,避免了单个信道内突发干扰造成的通信中断;此外,即使正在通信的信道被突发干扰中断,信标帧中携带的备选信道列表可以使抗干扰接入点和终端同时切换到其他频道继续通信,提高了系统的强健性;本发明在和WiFi有较高兼容性的前提下,相比现有技术显著降低了信道中干扰对于通信速率和可靠性的影响。
-
公开(公告)号:CN108664444B
公开(公告)日:2021-08-24
申请号:CN201710211322.4
申请日:2017-03-31
Applicant: 北京大学
Abstract: 本发明公布了一种基于微处理器的可重构无线介质访问控制层结构,包括:微处理器系统A、主机通信接口引擎B、流式处理引擎C、物理层接口引擎D;主机通信接口引擎B通过与总线相连,与主机进行通信;微处理器系统A连接主机通信接口引擎B和流式处理引擎C,对整个系统进行核心控制;物理层接口引擎D上接流式处理引擎C,下接物理层;从主机通信接口引擎B到物理层接口引擎D,构成一套从主机的高级协议层到物理层之间的、实现了介质访问控制逻辑的双向数据通路。本发明提供的可重构无线介质访问控制层能够解决SDR系统MAC层性能和可编程性不可兼得的问题,具有易用性、高可编程性及高性能的特点。
-
公开(公告)号:CN110602712A
公开(公告)日:2019-12-20
申请号:CN201910745433.2
申请日:2019-08-13
Applicant: 北京大学
IPC: H04W16/10 , H04W36/00 , H04W84/12 , H04B17/382
Abstract: 本发明提供了一种频点切换抗干扰无线局域网通信方法和装置,所述方法包括一个抗干扰接入点和多个抗干扰终端,所述抗干扰接入点和抗干扰终端均基于IEEE 802.11软件无线电平台GRT系统开发;本发明使用无线频谱感知选择空闲、干扰较少的信道进行通信,有效减少了繁忙或者干扰较多的信道对于通信质量的影响;并且通过在多个信道间随机频点切换,避免了单个信道内突发干扰造成的通信中断;此外,即使正在通信的信道被突发干扰中断,信标帧中携带的备选信道列表可以使抗干扰接入点和终端同时切换到其他频道继续通信,提高了系统的强健性;本发明在和WiFi有较高兼容性的前提下,相比现有技术显著降低了信道中干扰对于通信速率和可靠性的影响。
-
公开(公告)号:CN108664444A
公开(公告)日:2018-10-16
申请号:CN201710211322.4
申请日:2017-03-31
Applicant: 北京大学
Abstract: 本发明公布了一种基于微处理器的可重构无线介质访问控制层结构,包括:微处理器系统A、主机通信接口引擎B、流式处理引擎C、物理层接口引擎D;主机通信接口引擎B通过与总线相连,与主机进行通信;微处理器系统A连接主机通信接口引擎B和流式处理引擎C,对整个系统进行核心控制;物理层接口引擎D上接流式处理引擎C,下接物理层;从主机通信接口引擎B到物理层接口引擎D,构成一套从主机的高级协议层到物理层之间的、实现了介质访问控制逻辑的双向数据通路。本发明提供的可重构无线介质访问控制层能够解决SDR系统MAC层性能和可编程性不可兼得的问题,具有易用性、高可编程性及高性能的特点。
-
公开(公告)号:CN108737352B
公开(公告)日:2020-07-28
申请号:CN201710275394.5
申请日:2017-04-25
Applicant: 北京大学
Abstract: 本发明公布了兼容多协议和非标准协议的无线物理层处理系统和实现方法,系统包括配置表写入控制系统、配置表存储系统、配置表读取及信号处理系统;配置表用于存储数据帧信号处理所需的各个字段的参数;配置表写入控制系统生成参数并写入到配置表;配置表存储系统用于存储参数;配置表读取及信号处理系统用于读取参数与处理物理层信号;通过对配置表中的参数进行修改和信号处理,实现多协议及非标准协议的兼容。利用本发明,可方便快捷地完成物理层信号处理参数及帧结构的修改,实现多协议与非标准协议的兼容,为无线网络开发提供便利,节约硬件资源,降低开发难度。
-
公开(公告)号:CN105786752A
公开(公告)日:2016-07-20
申请号:CN201610044469.4
申请日:2016-01-22
Applicant: 北京大学
IPC: G06F13/42
CPC classification number: G06F13/4252 , G06F2213/0044
Abstract: 本发明公布了一种计算设备与FPGA间的USB通信方法和通信系统,通过USB总线实际连接计算设备端USB芯片和FPGA端USB芯片;计算设备端USB芯片连接计算设备驱动程序,FPGA端USB芯片连接FPGA通信系统硬件程序;计算设备驱动程序通过通信接口连接计算设备用户软件程序,FPGA通信系统硬件程序通过通信接口连接FPGA用户硬件程序;通过USB总线的实际连接实现计算设备驱动程序与FPGA硬件程序的虚拟连接,进一步实现计算设备用户软件程序与FPGA用户硬件程序的虚拟连接;由此实现通过通信接口连接计算设备和FPGA硬件。本发明能够提供计算设备与FPGA间高效、可靠、强交互性的数据通信,通用性高。
-
公开(公告)号:CN108737352A
公开(公告)日:2018-11-02
申请号:CN201710275394.5
申请日:2017-04-25
Applicant: 北京大学
Abstract: 本发明公布了兼容多协议和非标准协议的无线物理层处理系统和实现方法,系统包括配置表写入控制系统、配置表存储系统、配置表读取及信号处理系统;配置表用于存储数据帧信号处理所需的各个字段的参数;配置表写入控制系统生成参数并写入到配置表;配置表存储系统用于存储参数;配置表读取及信号处理系统用于读取参数与处理物理层信号;通过对配置表中的参数进行修改和信号处理,实现多协议及非标准协议的兼容。利用本发明,可方便快捷地完成物理层信号处理参数及帧结构的修改,实现多协议与非标准协议的兼容,为无线网络开发提供便利,节约硬件资源,降低开发难度。
-
公开(公告)号:CN105786752B
公开(公告)日:2018-08-28
申请号:CN201610044469.4
申请日:2016-01-22
Applicant: 北京大学
IPC: G06F13/42
Abstract: 本发明公布了一种计算设备与FPGA间的USB通信方法和通信系统,通过USB总线实际连接计算设备端USB芯片和FPGA端USB芯片;计算设备端USB芯片连接计算设备驱动程序,FPGA端USB芯片连接FPGA通信系统硬件程序;计算设备驱动程序通过通信接口连接计算设备用户软件程序,FPGA通信系统硬件程序通过通信接口连接FPGA用户硬件程序;通过USB总线的实际连接实现计算设备驱动程序与FPGA硬件程序的虚拟连接,进一步实现计算设备用户软件程序与FPGA用户硬件程序的虚拟连接;由此实现通过通信接口连接计算设备和FPGA硬件。本发明能够提供计算设备与FPGA间高效、可靠、强交互性的数据通信,通用性高。
-
-
-
-
-
-
-