一种用于智能变电站终端设备芯片间的通信加速方法

    公开(公告)号:CN103077152A

    公开(公告)日:2013-05-01

    申请号:CN201210568675.7

    申请日:2012-12-25

    Abstract: 一种用于智能变电站终端设备的芯片间的通信加速方法,首先CPU根据报文原始数据特征判断该数据是否需要发送,如果需要发送将该标志位置成有效标志,相反则置成无效标志,将无效数据标志位组合成8bit的无效标志位数据和对应的原始数据进行排列,CPU将排列好的无效数据标志位数据与被置成无效标志位的原始数据,按照顺序,以8bit的数据宽度发送给可编程逻辑阵列FPGA;FPGA收到数据后,从接收到的数据中识别被置成无效数据标志位的原始数据;根据无效数据标志位,可编程逻辑阵列FPGA对相应的原始数据进行数据处理,决定是否在原始数据流中去除该数据。本发明优化了CPU与FPGA之间的通信流程;极大地降低了CPU的工作量。

    一种智能开关状态综合在线监测与故障诊断装置

    公开(公告)号:CN105548874B

    公开(公告)日:2019-03-01

    申请号:CN201511021575.2

    申请日:2015-12-31

    Abstract: 一种智能开关状态综合在线监测与故障诊断装置,包括机械特性状态监测单元、SF6气体状态监测单元、避雷器状态监测单元、局部放电状态监测单元和信息管理单元。各监测单元之间及各监测单元和信息管理单元采用插件式,通过装置内部CAN网和以太网进行通信和数据交互。本发明装置能够对开关本体的机械特性状态、SF6气体状态、避雷器状态和局部放电状态进行全方位的实时综合在线监测。依据开关状态的参数信息,采用故障诊断和数据融合技术对开关的状态作出融合决策分析,得出决策结论。装置可通过IEC61850规约和站控层后台监控系统通信,将数据和诊断结果上送至后台监控系统,并生成诊断日志和告警信号。

    一种智能开关状态综合在线监测与故障诊断装置

    公开(公告)号:CN105548874A

    公开(公告)日:2016-05-04

    申请号:CN201511021575.2

    申请日:2015-12-31

    CPC classification number: G01R31/3274

    Abstract: 一种智能开关状态综合在线监测与故障诊断装置,包括机械特性状态监测单元、SF6气体状态监测单元、避雷器状态监测单元、局部放电状态监测单元和信息管理单元。各监测单元之间及各监测单元和信息管理单元采用插件式,通过装置内部CAN网和以太网进行通信和数据交互。本发明装置能够对开关本体的机械特性状态、SF6气体状态、避雷器状态和局部放电状态进行全方位的实时综合在线监测。依据开关状态的参数信息,采用故障诊断和数据融合技术对开关的状态作出融合决策分析,得出决策结论。装置可通过IEC61850规约和站控层后台监控系统通信,将数据和诊断结果上送至后台监控系统,并生成诊断日志和告警信号。

    基于分布式网络平台的开关局部放电状态监测装置

    公开(公告)号:CN103513167B

    公开(公告)日:2016-03-30

    申请号:CN201310425921.8

    申请日:2013-09-18

    Abstract: 一种基于分布式网络平台的开关局部放电状态监测装置,包括局放信号采集组件、CPU分析诊断组件、信息管理组件,局放信号采集组件与开关室内的超高频传感器及噪声传感器相连,采用FPGA进行局放信号高速采集及以太网转发,实现局放信号的采集及电压相位采集同步功能。CPU分析诊断组件实时处理局放信号采集组件上送的采样数据,采用高性能DSP处理器,对采样数据进行分析处理,判断局部放电类型,生成局部放电简报及PRPD、PRPS图谱。信息管理组件对CPU分析诊断组件处理结果进行管理,通过大容量数据存储、检索完成局部放电趋势统计查询功能。本发明的监测装置性能稳定、使用寿命高,提高电网运行可靠性。

    一种用于智能变电站终端设备芯片间的通信加速方法

    公开(公告)号:CN103077152B

    公开(公告)日:2015-09-30

    申请号:CN201210568675.7

    申请日:2012-12-25

    Abstract: 一种用于智能变电站终端设备的芯片间的通信加速方法,首先CPU根据报文原始数据特征判断该数据是否需要发送,如果需要发送将该标志位置成有效标志,相反则置成无效标志,将无效数据标志位组合成8bit的无效标志位数据和对应的原始数据进行排列,CPU将排列好的无效数据标志位数据与被置成无效标志位的原始数据,按照顺序,以8bit的数据宽度发送给可编程逻辑阵列FPGA;FPGA收到数据后,从接收到的数据中识别被置成无效数据标志位的原始数据;根据无效数据标志位,可编程逻辑阵列FPGA对相应的原始数据进行数据处理,决定是否在原始数据流中去除该数据。本发明优化了CPU与FPGA之间的通信流程;极大地降低了CPU的工作量。

    基于分布式网络平台的开关局部放电状态监测装置

    公开(公告)号:CN103513167A

    公开(公告)日:2014-01-15

    申请号:CN201310425921.8

    申请日:2013-09-18

    Abstract: 一种基于分布式网络平台的开关局部放电状态监测装置,包括局放信号采集组件、CPU分析诊断组件、信息管理组件,局放信号采集组件与开关室内的超高频传感器及噪声传感器相连,采用FPGA进行局放信号高速采集及以太网转发,实现局放信号的采集及电压相位采集同步功能。CPU分析诊断组件实时处理局放信号采集组件上送的采样数据,采用高性能DSP处理器,对采样数据进行分析处理,判断局部放电类型,生成局部放电简报及PRPD、PRPS图谱。信息管理组件对CPU分析诊断组件处理结果进行管理,通过大容量数据存储、检索完成局部放电趋势统计查询功能。本发明的监测装置性能稳定、使用寿命长,提高电网运行可靠性。

Patent Agency Ranking