一种实现异步传输模式适配层功能的装置

    公开(公告)号:CN100591036C

    公开(公告)日:2010-02-17

    申请号:CN200510127670.0

    申请日:2005-12-02

    Abstract: 本发明公开了一种实现异步传输模式适配层功能的装置,包括:第一可编程逻辑单元、第二可编程逻辑单元、第一零总线转换时间存储单元、第二零总线转换时间存储单元、第三零总线转换时间存储单元、内容查找存储单元和双通道异步内部存储单元。本发明采用大规模数字集成电路实现异步传输模式适配层功能,以可编程芯片为核心控制芯片,用高速存储器作辅助数据缓存,同时,应用大容量内容查找存储器实现多链路(用户)数据快速查找分组,三者有机结合,完成异步传输模式适配层功能,且同时支持AAL-2和AAL-5混合数据。

    一种实现异步传输模式适配层功能的装置

    公开(公告)号:CN1980186A

    公开(公告)日:2007-06-13

    申请号:CN200510127670.0

    申请日:2005-12-02

    Abstract: 本发明公开了一种实现异步传输模式适配层功能的装置,包括:第一可编程逻辑单元、第二可编程逻辑单元、第一零总线转换时间存储单元、第二零总线转换时间存储单元、第三零总线转换时间存储单元、内容查找存储单元和双通道异步内部存储单元。本发明采用大规模数字集成电路实现异步传输模式适配层功能,以可编程芯片为核心控制芯片,用高速存储器作辅助数据缓存,同时,应用大容量内容查找存储器实现多链路(用户)数据快速查找分组,三者有机结合,完成异步传输模式适配层功能,且同时支持AAL-2和AAL-5混合数据。

    一种实现时间同步的方法和装置

    公开(公告)号:CN101729240A

    公开(公告)日:2010-06-09

    申请号:CN200910237498.2

    申请日:2009-11-13

    Abstract: 本发明公开了一种实现时间同步的方法和装置,由于时戳计数器和参考时戳计数器两个计数器都在同步计数中,这样做可以平滑的减少外部同步时钟频率与本地FPGA产生的时钟频率之间的差异,保证了不会出现时戳域倒序的现象。再有,由于设置了强制设置时戳使能位,如当此位为1时,设置的时戳初值同时立刻加载到时戳计数器和参考时戳计数器中,否则,设置的时戳初值立刻加载到参考时戳计数器,时戳计数器则按照上述的调整机制慢慢将频率调整到与参考时戳计数器一致为止,使得时戳的调整更平滑。在握手机制的保证下,保证了系统时间误差在所要求的精度范围内,从而使得系统精度得到提高。

    一种实现时间同步的方法和装置

    公开(公告)号:CN101729240B

    公开(公告)日:2012-10-10

    申请号:CN200910237498.2

    申请日:2009-11-13

    Abstract: 本发明公开了一种实现时间同步的方法和装置,由于时戳计数器和参考时戳计数器两个计数器都在同步计数中,这样做可以平滑的减少外部同步时钟频率与本地FPGA产生的时钟频率之间的差异,保证了不会出现时戳域倒序的现象。再有,由于设置了强制设置时戳使能位,如当此位为1时,设置的时戳初值同时立刻加载到时戳计数器和参考时戳计数器中,否则,设置的时戳初值立刻加载到参考时戳计数器,时戳计数器则按照上述的调整机制慢慢将频率调整到与参考时戳计数器一致为止,使得时戳的调整更平滑。在握手机制的保证下,保证了系统时间误差在所要求的精度范围内,从而使得系统精度得到提高。

Patent Agency Ranking