-
公开(公告)号:CN1669004A
公开(公告)日:2005-09-14
申请号:CN03816538.4
申请日:2003-07-09
申请人: 先进微装置公司
IPC分类号: G06F11/267
CPC分类号: G06F11/2236
摘要: 本发明揭示一种决定主处理器的内部状态的方法及装置。可将测试数据加载到服务处理器(140)的一输出端口(152)。该服务处理器(140)可轮询该主处理器(10)中储存的一有效位。在判定该有效位被清除时,该服务处理器(140)可将测试数据传送到该主处理器,并设定该有效位。可响应该测试数据而产生状态数据。可将该状态数据写入该主处理器(10)的输出端口(104)。该服务处理器(140)可自该主处理器(10)的该输出端口(104)接收该数据。可在无须中断该主处理器(10)中的指令的执行的情形下,执行确定该主处理器(10)的状态的操作。
-
公开(公告)号:CN101351759A
公开(公告)日:2009-01-21
申请号:CN200680050343.2
申请日:2006-12-08
申请人: 先进微装置公司
CPC分类号: G06F1/206 , G06F1/3203 , G06F1/324 , G06F1/3296 , Y02D10/126 , Y02D10/16 , Y02D10/172
摘要: 可将集成电路及处理器的多个逻辑核心(120)配置成在频率及电压下相互独立地工作(operate)。此外,诸如被设定成与逻辑核心接口连接的公共桥接器(110)等的其他组件可在独立于逻辑核心工作的电压及频率的电压及频率下工作。可为了其中包括电源管理(power management)及温度控制的各种理由而独立地调整逻辑核心的工作频率及(或)电压。在控制器与逻辑核心间的接口处的逻辑电路可将逻辑信号自一个电压及(或)频率转换至另一个电压及(或)频率,以便在桥接器及逻辑核心在不同的电压及(或)频率下工作时,可进行以上两者间的通信。
-