一种用于turbo码译码器中防止状态度量溢出方法

    公开(公告)号:CN1374758A

    公开(公告)日:2002-10-16

    申请号:CN02100430.7

    申请日:2002-01-30

    Abstract: 本发明公开了一种既能避免turbo码MAP译码算法中前反向递推过程中每一步递推所需的大量的归一化操作,同时可保证量化运算位数尽量少且与码长无关的防溢出方法及使用这种方法的防溢出装置。该方法根据上一次递推运算结果中各状态度量的最高位(极性)和次高位而对本次递推运算中的分支度量进行某一增量的加/减/不操作。采用本方法后,运算精度与码长无关,而只与输入量化电平数有关。而有关的操作只是检查各状态度量的最高两位,及加减某一固定数,运算量很少,因而对译码速度的影响很小。因此在实现上所占的芯片面积很小,同时也保证了高吞吐量。

    可配置W-CDMA多径对齐方法及装置

    公开(公告)号:CN1347216A

    公开(公告)日:2002-05-01

    申请号:CN01136712.1

    申请日:2001-10-22

    Abstract: 本发明公开了WCDMA专用物理信道解调过程所采用的RAKE接收机中的多径对齐的方法及使用这种方法的多径对齐装置。为了实现WCDMA专用物理信道的解调,本发明提供了一种可配置的WCDMA用户多径的对齐装置。该装置的作用是实现用户多径在时间上的对齐,从而为RAKE合并提供一个前提。所谓对齐是指在合并过程中,各条径相对应的数据在时间上相互对齐,在电路逻辑上如果依次处理各条径,则在一个处理周期里得到各条径的数据符号是对应的是发端的同一数据符号。多径数据经过缓存后可以通过配置多径的数据输出的偏移来保证多径的对齐。并可以根据需要同时得到一条径相邻几个chip的数据。多径的对齐范围与对齐中的重载点(即多径对齐的基准)、多径的时间差有关。

    自适应门限W-CDMA时隙同步方法与装置

    公开(公告)号:CN1126305C

    公开(公告)日:2003-10-29

    申请号:CN01134460.1

    申请日:2001-11-05

    Abstract: 本发明公开了一种W-CDMA小区搜索中快速可靠的时隙同步的捕获方法以及应用这种方法的时隙同步装置。在匹配滤波器给出的主同步序列匹配结果中,该装置选择其中超过一定门限的相关峰值和相应位置进行记录分析,若在同一位置重复出现要求次数的相关峰则判定为捕获到该同步序列,否则根据分析结果动态调整门限,进入下一次记录分析过程。如果在既定时间内没有捕获到该同步序列则退出捕获过程,并给出捕获失败指示。

    一种实现WCDMA下行信道解复接的方法

    公开(公告)号:CN1347214A

    公开(公告)日:2002-05-01

    申请号:CN01136710.5

    申请日:2001-10-22

    Abstract: 本发明公开了一种高速实现WCDMA复杂的下行信道解复接流程的方法及使用这种方法的解复接装置。它可以完成流程中解复接,解速率匹配,解交织等所有步骤的功能。由于WCDMA下行信道编码复接方案的复杂性,直接按照其逆过程设计信道解复接器将会导致长延时和高的系统复杂度。本WCDMA下行信道解复接器采用基于地址计算的搬移算法,大大减低了实现复杂度,以较小的延时和低的存储量以及计算复杂度实现了WCDMA的下行信道解复接流程。

    一种用于turbo码译码器中防止状态度量溢出方法

    公开(公告)号:CN1167200C

    公开(公告)日:2004-09-15

    申请号:CN02100430.7

    申请日:2002-01-30

    Abstract: 本发明公开了一种既能避免turbo码MAP译码算法中前反向递推过程中每一步递推所需的大量的归一化操作,同时可保证量化运算位数尽量少且与码长无关的防溢出方法及使用这种方法的防溢出装置。该方法根据上一次递推运算结果中各状态度量的最高位(极性)和次高位而对本次递推运算中的分支度量进行某一增量的加/减/不操作。采用本方法后,运算精度与码长无关,而只与输入量化电平数有关。而有关的操作只是检查各状态度量的最高两位,及加减某一固定数,运算量很少,因而对译码速度的影响很小。因此在实现上所占的芯片面积很小,同时也保证了高吞吐量。

    WCDMA高速高效基带滤波器装置

    公开(公告)号:CN1142646C

    公开(公告)日:2004-03-17

    申请号:CN01136711.3

    申请日:2001-10-22

    Inventor: 李刚 许希斌 赵明

    Abstract: 本装置为31级的高效、高速FIR滤波装置,用于第三代移动通信系统基带发送部分的限带成型。采用两倍chip速率成形滤波,内插到8倍chip速率或其它高倍速率,输出通过量化器减少带内量化噪声。成形滤波器采用乘法器时分复用的方法,奇数系数和偶数系数用两个乘法器就可以实现基带成形滤波。滤波器系数通过理论和实验多种方法优化,使得滤波器阶数为31时就满足WCDMA技术规范。内插滤波器采用简单系数用较小的代价将采样速率从2倍提高到8倍或其它采样速率。输出量化器将量化噪声谱转移到高端,减少了信号带内的量化噪声。在满足系统设计指标的前提下,采用FPGA设计,只用了80000等效门就实现了可以工作在WCDMA系统中基带滤波器。

    可配置W-CDMA时隙同步匹配滤波器装置

    公开(公告)号:CN1141812C

    公开(公告)日:2004-03-10

    申请号:CN01136713.X

    申请日:2001-10-22

    Abstract: 本发明公开了一种可配置的W-CDMA时隙同步匹配滤波器装置,增强了匹配滤波的灵活性和鲁棒性。该装置以一个实现复杂度较小的8级运算处理、255×N阶延时的基本匹配滤波器结构为基础,对输入数据和每一级运算的输出结果采用可配置的降数据比特数的处理方法。对第一级输入数据采用多个比特的限幅、舍入相结合的处理方法,将输入数据位数限制在固定长度上,这样可以在控制整体实现规模的基础上适应输入信号强度的变化。对中间运算结果的处理使每一级运算不增加进入下一级运算的数据的比特数,这样的处理可以保证在较低的实现复杂度下获得较好的匹配性能。各级处理的可配置性在提供灵活性的同时保证了获得最佳性能的可能性。

    可配置W-CDMA时隙同步匹配滤波器装置

    公开(公告)号:CN1347217A

    公开(公告)日:2002-05-01

    申请号:CN01136713.X

    申请日:2001-10-22

    Abstract: 本发明公开了一种可配置的W-CDMA时隙同步匹配滤波器装置,增强了匹配滤波的灵活性和鲁棒性。该装置以一个实现复杂度较小的8级运算处理、255×N阶延时的基本匹配滤波器结构为基础,对输入数据和每一级运算的输出结果采用可配置的降数据比特数的处理方法。对第一级输入数据采用多个比特的限幅、舍入相结合的处理方法,将输入数据位数限制在固定长度上,这样可以在控制整体实现规模的基础上适应输入信号强度的变化。对中间运算结果的处理使每一级运算不增加进入下一级运算的数据的比特数,这样的处理可以保证在较低的实现复杂度下获得较好的匹配性能。各级处理的可配置性在提供灵活性的同时保证了获得最佳性能的可能性。

Patent Agency Ranking