差分信号驱动电路和光电转换设备

    公开(公告)号:CN114616756A

    公开(公告)日:2022-06-10

    申请号:CN202080074971.4

    申请日:2020-10-29

    Abstract: 公开的装置包括多个差分发送器、以及向所述多个差分发送器中的每一个供给电源电压的电源电路。所述电源电路包括:公共的电路单元,所述公共的电路单元限定供给到所述多个差分发送器的电源电压;以及多个单独的电路单元,所述多个单独的电路单元与所述多个差分发送器相关联地提供并且各自连接到所述公共的电路单元。所述多个单独的电路单元中的每一个具有输出节点,所述输出节点将所述公共的电路单元限定的电源电压输出到所述多个差分发送器中的对应的差分发送器,并且所述多个单独的电路单元的各个输出节点彼此连接。

    固态成像设备、成像系统和固态成像设备的驱动方法

    公开(公告)号:CN109862291B

    公开(公告)日:2022-03-18

    申请号:CN201811420733.5

    申请日:2018-11-27

    Abstract: 公开了固态成像设备、成像系统和固态成像设备的驱动方法。在作为实施例的固态成像设备中,模数转换器单元在第一时段中将第一像素信号转换为数字信号,在第一时段之后的确定时段中执行第二像素信号与设置为预定阈值的参考信号的比较,并且在确定时段之后的第二时段中,将第二像素信号以根据在确定时段中执行的比较的结果的增益转换为数字信号。在参考信号从第一时段起达到阈值以前,参考信号生成单元在不改变参考信号相对于时间的推移的改变方向的情况下改变参考信号。

    固态成像设备、固态成像设备的驱动方法和成像系统

    公开(公告)号:CN111614955A

    公开(公告)日:2020-09-01

    申请号:CN202010487392.4

    申请日:2017-09-27

    Abstract: 本发明涉及固态成像设备、固态成像设备的驱动方法和成像系统。一种固态成像设备包括:第一检测像素和第二检测像素,第一检测像素和第二检测像素中的每一个包含传送晶体管和经由第一节点连接到传送晶体管的放大晶体管;供给预定电压的电压供给单元;和连接于电压供给单元与第二节点之间的连接开关,第一检测像素的传送晶体管和第二检测像素的传送晶体管在第二节点处连接。

    固态成像设备、固态成像设备的驱动方法和成像系统

    公开(公告)号:CN107888903B

    公开(公告)日:2020-06-12

    申请号:CN201710888017.9

    申请日:2017-09-27

    Abstract: 本发明涉及固态成像设备、固态成像设备的驱动方法和成像系统。一种固态成像设备包括:第一检测像素和第二检测像素,第一检测像素和第二检测像素中的每一个包含传送晶体管和经由第一节点连接到传送晶体管的放大晶体管;供给预定电压的电压供给单元;和连接于电压供给单元与第二节点之间的连接开关,第一检测像素的传送晶体管和第二检测像素的传送晶体管在第二节点处连接。

    固态成像设备
    6.
    发明公开

    公开(公告)号:CN108259789A

    公开(公告)日:2018-07-06

    申请号:CN201711414273.0

    申请日:2017-12-25

    Abstract: 本发明涉及固态成像设备。提供了一种成像设备,该成像设备包括:包括像素的像素阵列;从像素读出信号的读出电路;输出根据温度的信号的温度传感器;以及控制供应至温度传感器的电流的电流控制电路。电流控制电路在第一时段中执行控制,使得预定电流被供应至温度传感器,并且在第二时段中执行控制,使得供应至温度传感器的电流变得小于预定电流或停止。第一时段被设定在第一消隐时段中,第一消隐时段在第一读出电路读出从像素输出的信号的一帧的处理与第一读出电路读出从像素输出的信号的下一帧的处理之间。

    光电转换装置和成像系统

    公开(公告)号:CN103716553B

    公开(公告)日:2017-04-26

    申请号:CN201310446998.3

    申请日:2013-09-26

    CPC classification number: H04N5/37455 H04N5/37452 H04N5/3765 H04N5/378

    Abstract: 公开了光电转换装置和成像系统。光电转换装置包括:布置成多列的多个像素;对应于各列设置的多个比较器;参考信号生成单元,配置成将参考信号供给到多个比较器;计数器,配置成与第一时钟信号同步地生成包括多个比特的计数信号;同步单元,配置成使所述多个比特与第二时钟信号同步以生成同步后的计数信号,并且输出生成的同步后的计数信号;和对应于各个比较器设置的多个存储器,所述存储器中的每个存储器被配置成响应于比较器中的相应一个比较器的输出的变化来存储同步后的计数信号。

Patent Agency Ranking