-
公开(公告)号:CN111032928A
公开(公告)日:2020-04-17
申请号:CN201880052575.4
申请日:2018-03-19
Applicant: 住友电气工业株式会社 , 住友电工印刷电路株式会社
Abstract: 本发明公开一种印刷电路板镀敷设备,该印刷电路板镀敷设备包括:镀槽,其用于存储镀液;多个金属夹具;阳极,其设置为与印刷电路板用基板相对;以及用于向阳极和印刷电路板用基板施加电压的机构,其中,该多个金属夹具包括在与阳极相对的区域处的绝缘屏蔽板,并且该多个金属夹具包括在印刷电路板用基板侧且在印刷电路板用基板和屏蔽板之间的暴露表面,该暴露表面与印刷电路板用基板正交。
-
公开(公告)号:CN110892095A
公开(公告)日:2020-03-17
申请号:CN201880046958.0
申请日:2018-05-21
Applicant: 住友电气工业株式会社 , 住友电工印刷电路株式会社
Abstract: 一种印刷配线板制造方法,用于通过加成法或减成法形成基膜和所述基膜上的导电图案,其中,所述印刷配线板制造方法具有用于在基膜的表面上电镀所述导电图案的电镀工序,所述电镀工序包括在阳极和构成阴极的印刷配线板基板之间布置屏蔽板的屏蔽板布置工序,以及将印刷配线板基板布置在镀槽中的基板布置工序,并且屏蔽板和印刷配线板基板之间的距离为50mm以上且150mm以下。
-
公开(公告)号:CN110612782B
公开(公告)日:2022-07-29
申请号:CN201880029527.3
申请日:2018-02-07
Applicant: 住友电气工业株式会社 , 住友电工印刷电路株式会社
Abstract: 根据本发明一个实施例的印刷线路板基材设置有基膜以及层叠在基膜上的至少一个导电层。印刷线路板基材包括:在俯视时多个线路板件规则排列的制品;以及围绕制品的外框架区域。外框架区域包括:距离制品的外端在5mm以内的邻近区域;以及除邻近区域以外的外侧区域。邻近区域的导电层层叠面积率小于制品的导电层层叠面积率。
-
公开(公告)号:CN115667593A
公开(公告)日:2023-01-31
申请号:CN202180037407.X
申请日:2021-04-14
Applicant: 住友电工印刷电路株式会社
Inventor: 伊藤雅广
IPC: C25D17/00
Abstract: 本公开的一个方式的镀槽是用于对柔性印刷线路板用的基板进行电镀的镀槽,具备:以上述基板作为阴极且上述基板沿着铅直方向插入的方式构成的容器;以与所插入的上述基板相对的方式配置在上述容器内的阳极;能够从上述容器的侧方或上方向上述容器内供给镀液的供给部;以及配置在上述容器的相较上述基板的下方、能够排出上述镀液的排出部,在与上述基板垂直的方向上,上述容器的相对的2个侧面部的外表面间的距离为100mm以下。
-
公开(公告)号:CN110892095B
公开(公告)日:2022-08-16
申请号:CN201880046958.0
申请日:2018-05-21
Applicant: 住友电气工业株式会社 , 住友电工印刷电路株式会社
Abstract: 一种印刷配线板制造方法,用于通过加成法或减成法形成基膜和所述基膜上的导电图案,其中,所述印刷配线板制造方法具有用于在基膜的表面上电镀所述导电图案的电镀工序,所述电镀工序包括在阳极和构成阴极的印刷配线板基板之间布置屏蔽板的屏蔽板布置工序,以及将印刷配线板基板布置在镀槽中的基板布置工序,并且屏蔽板和印刷配线板基板之间的距离为50mm以上且150mm以下。
-
公开(公告)号:CN111032928B
公开(公告)日:2022-07-01
申请号:CN201880052575.4
申请日:2018-03-19
Applicant: 住友电气工业株式会社 , 住友电工印刷电路株式会社
Abstract: 本发明公开一种印刷电路板镀敷设备,该印刷电路板镀敷设备包括:镀槽,其用于存储镀液;多个金属夹具;阳极,其设置为与印刷电路板用基板相对;以及用于向阳极和印刷电路板用基板施加电压的机构,其中,该多个金属夹具包括在与阳极相对的区域处的绝缘屏蔽板,并且该多个金属夹具包括在印刷电路板用基板侧且在印刷电路板用基板和屏蔽板之间的暴露表面,该暴露表面与印刷电路板用基板正交。
-
公开(公告)号:CN110612782A
公开(公告)日:2019-12-24
申请号:CN201880029527.3
申请日:2018-02-07
Applicant: 住友电气工业株式会社 , 住友电工印刷电路株式会社
Abstract: 根据本发明一个实施例的印刷线路板基材设置有基膜以及层叠在基膜上的至少一个导电层。印刷线路板基材包括:在俯视时多个线路板件规则排列的制品;以及围绕制品的外框架区域。外框架区域包括:距离制品的外端在5mm以内的邻近区域;以及除邻近区域以外的外侧区域。邻近区域的导电层层叠面积率小于制品的导电层层叠面积率。
-
-
-
-
-
-