移位寄存器单元、栅极驱动电路及显示面板

    公开(公告)号:CN118098122A

    公开(公告)日:2024-05-28

    申请号:CN202410389683.8

    申请日:2024-04-01

    IPC分类号: G09G3/20

    摘要: 本发明公开了一种移位寄存器单元、栅极驱动电路及显示面板。栅极驱动电路包括多级移位寄存器单元。每一级所述移位寄存器单元包括驱动单元、使能单元和频率控制单元。频率控制单元被配置为在启动信号端和频率控制端的控制下,将第一电压信号或第二电压信号写入第一节点。使能单元被配置为在使能信号端的控制下导通或关断。驱动单元被配置为在第二脉冲信号、第三脉冲信号、所述第一节点和所述使能信号端的控制下,将所述第三脉冲信号或所述第二电压信号提供至输出端作为输出信号。每一级移位寄存器单元都可以在启动信号端和频率控制端的控制下提供不同频率的输出信号。如此,栅极驱动电路可以实现显示面板的分区刷新,减小显示面板的功耗。

    显示基板以及显示装置
    2.
    发明公开

    公开(公告)号:CN117596937A

    公开(公告)日:2024-02-23

    申请号:CN202311641486.2

    申请日:2023-12-01

    IPC分类号: H10K59/12 H10K59/122

    摘要: 显示基板以及显示装置,涉及显示技术领域。所述显示基板,包括显示区,以及位于所述显示区至少一侧的边框区,所述显示区包括多个子像素;所述显示基板包括:衬底基板;以及隔断层,设置在所述衬底基板的一侧,用于在所述显示区内形成隔断结构,所述隔断结构用于隔断不同子像素之间的载流子传输,所述隔断层的主体材料为无机绝缘材料;其中,所述边框区包括沿第一方向依次排布的多个隔离坝,至少一个隔离坝在所述衬底基板上的正投影与所述隔断层在所述衬底基板上的正投影有交叠,所述第一方向为所述显示区指向所述边框区的方向。

    显示面板、驱动方法、控制器及显示装置

    公开(公告)号:CN117437884A

    公开(公告)日:2024-01-23

    申请号:CN202311430521.6

    申请日:2023-10-31

    IPC分类号: G09G3/3225 G09G3/3266

    摘要: 本申请公开一种显示面板、驱动方法、控制器及显示装置,涉及显示技术领域,能够降低显示面板的非显示边框的宽度以及降低驱动功耗。其中,显示面板包括多个像素电路,像素电路包括:发光控制单元,用于在发光控制信号的控制下将第二节点的电位写入第三节点,还用于在发光控制信号的控制下将阳极信号写入第一节点;发光单元,用于在第三节点的电位控制下导通或截止;第一复位单元,用于在第一复位信号控制下调节第四节点的电位;驱动单元,用于在第四节点的电位控制下将第一节点的电位写入第二节点;其中,相邻的至少两行像素电路的发光控制单元用于接收相同的发光控制信号。

    显示基板及其制备方法、显示装置

    公开(公告)号:CN117202704A

    公开(公告)日:2023-12-08

    申请号:CN202311189780.4

    申请日:2023-09-14

    摘要: 一种显示基板及其制备方法、显示装置。显示基板包括多个电路单元,电路单元包括像素驱动电路,像素驱动电路包括多个晶体管;在垂直于显示基板平面的方向上,显示基板包括设置在基底上的第一导电层、半导体层、第二导电层和第三导电层,第一导电层包括至少一个第一转接电极,半导体层包括多个晶体管的有源层,第二导电层包括至少一个第二转接电极,第三导电层包括至少一个第三转接电极;第二转接电极通过转接结构过孔同时与第一转接电极和一个晶体管的有源层连接,第三转接电极通过单孔结构过孔与另一个晶体管的有源层连接。本公开将顶栅底层连接结构和顶栅结构相结合,有效提高了显示分辨率。

    一种超声波电路、超声成像装置及驱动方法

    公开(公告)号:CN116460019A

    公开(公告)日:2023-07-21

    申请号:CN202310410076.0

    申请日:2023-04-17

    IPC分类号: B06B1/02 A61B8/00

    摘要: 本公开涉及超声成像技术领域,公开了一种超声波电路、超声成像装置及驱动方法,该超声波电路包括:接收换能器,被配置为将探测到的超声信号转换为电信号,驱动晶体管,驱动晶体管的栅极与第一节点耦接,被配置为根据第一节点的电压,产生与电信号相关的电流,补偿电路,与驱动晶体管以及接收换能器耦接,被配置为响应于补偿信号端的信号,将电信号对应的检测电压和驱动晶体管的阈值电压提供给第一节点,读取电路,与驱动晶体管耦接,被配置为将驱动晶体管产生的电流输出给检测输出端,提升了超声成像过程中的电流读取的准确性,进而实现了超声成像装置的大面积阵列化和低成本化。

    移位寄存器单元及其驱动方法、发光驱动电路、显示装置

    公开(公告)号:CN117809550A

    公开(公告)日:2024-04-02

    申请号:CN202410009714.2

    申请日:2024-01-02

    IPC分类号: G09G3/20 G11C19/28

    摘要: 提供了一种移位寄存器单元及其驱动方法、发光驱动电路、显示装置,属于显示技术领域。该移位寄存器单元中,输入电路能够在第一时钟端、第二时钟端、第一电源端、第二电源端、起始端和下拉端等各信号端的控制下,分别控制两个上拉节点的电位。下拉电路能够在该两个上拉节点的电位,以及第三时钟端、第一复位端和第二复位端等各信号端的控制下,控制下拉节点的电位。输出电路能够在两个上拉节点的电位控制下,控制上拉端向输出端传输上拉信号,且能够在下拉节点的电位控制下,控制下拉端向输出端传输下拉信号。如此,可以通过灵活设置各信号端提供的信号以可靠调节输出信号,避免因各电路中晶体管的特性偏移而导致输出稳定性较差的问题。

    超声检测电路及其驱动方法、超声检测装置

    公开(公告)号:CN116643258A

    公开(公告)日:2023-08-25

    申请号:CN202310611551.0

    申请日:2023-05-26

    IPC分类号: G01S7/52 A61B8/00

    摘要: 超声检测电路及其驱动方法、超声检测装置,涉及超声检测技术领域。超声检测电路包括:复位模块、采集模块、驱动晶体管、存储模块、补偿模块以及读取模块;所述复位模块分别与复位控制端、复位信号端以及第一节点连接;所述采集模块与采集控制端、超声波传感器以及所述第一节点连接;所述驱动晶体管,控制极与所述第一节点连接,第一极与所述补偿模块连接,第二极与第二节点连接;所述存储模块分别与所述第一节点以及所述第二节点连接;所述补偿模块还与补偿控制端以及第一电压端连接;所述读取模块分别与读取控制端、所述第二节点以及输出端连接。

    移位寄存器及其驱动方法、栅极驱动电路、显示装置

    公开(公告)号:CN118553295A

    公开(公告)日:2024-08-27

    申请号:CN202410465378.2

    申请日:2024-04-17

    IPC分类号: G11C19/28 G09G3/20

    摘要: 本申请提供一种移位寄存器及其驱动方法、栅极驱动电路、显示装置,涉及显示技术领域,移位寄存器包括:上拉模块分别与第一时钟端、第一输入端和上拉节点电连接,用于控制第一输入端与上拉节点的通断;第一下拉模块分别与第一控制端、第二输入端和第一下拉节点电连接,用于控制第二输入端与第一下拉节点的通断;第二下拉模块分别与第二控制端、第二输入端和第二下拉节点电连接,用于控制第二输入端与第二下拉节点的通断;输出模块分别与上拉节点、第一下拉节点、第二下拉节点、第一电源端、第二电源端和信号输出端电连接,用于控制第一电源端与信号输出端的通断,以及控制第二电源端和信号输出端的通断。可以避免器件参数偏移,提高电路信赖性。

    一种显示基板和显示装置
    9.
    发明公开

    公开(公告)号:CN117059031A

    公开(公告)日:2023-11-14

    申请号:CN202311192918.6

    申请日:2023-09-15

    摘要: 本公开提供一种显示基板和显示装置,属于显示技术领域,其中显示基板包括像素单元;像素单元均包括像素驱动电路,像素驱动电路包括:驱动子电路的第一端和数据写入子电路的第二端共同电连接第一节点;数据写入子电路的第一端和偏置补偿子电路的第二端共同电连接第二节点;第一发光控制子电路的第一端电连接第一节点;第i行像素驱动电路的第一节点电连接第i+1行像素驱动电路的第二节点;偏置补偿子电路,被配置为响应于第一扫描信号,将数据信号写入第二节点;以及,对于第i+1行像素驱动电路,偏置补偿子电路还被配置为在响应于第一扫描信号,将数据信号写入第二节点之后,将第二节点的电位写入位于同一列的、第i行像素驱动电路的第一节点。

    移位寄存器及其驱动方法、栅驱动电路和显示装置

    公开(公告)号:CN118762634A

    公开(公告)日:2024-10-11

    申请号:CN202410977464.1

    申请日:2024-07-19

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本公开实施例提供一种移位寄存器及其驱动方法、栅驱动电路和显示装置。移位寄存器包括:输入模块,分别与第一时钟信号端、输入信号端和上拉节点耦接,被配置为在第一时钟信号端信号的控制下,向上拉节点提供输入信号端的信号;第一输出模块,分别与上拉节点、第一电源端和输出信号端耦接,被配置为在上拉节点的控制下,向输出信号端提供第一电源端的信号;第二输出模块,分别与下拉节点、第二电源端和输出信号端耦接,下拉节点与第二时钟信号端耦接,第二输出模块被配置为基于第二时钟信号端的信号,在下拉节点的控制下,向输出信号端提供第二电源端的信号。本公开的技术方案,可以减小栅驱动电路的占用面积,降低功耗。