保存成功
保存失败
公开(公告)号:CN101989191A
公开(公告)日:2011-03-23
申请号:CN201010517076.3
申请日:2010-10-22
申请人: 中国航天科技集团公司第九研究院第七七一研究所
发明人: 余国强 , 龚龙庆 , 段青亚 , 宋阳
IPC分类号: G06F9/30
摘要: 本发明提供了一种多Ready输入中央处理器的实现方法,其将就绪(Ready)处理逻辑嵌入到处理器(CPU)中,同时提供多个就绪(Ready)输入接口,取消了外部就绪(Ready)组合逻辑,强化了CPU功能,缩短了外设与CPU的交互时间,简化了外围设计电路。
公开(公告)号:CN101989191B
公开(公告)日:2014-05-14