数据处理方法、装置、基站和计算机可读存储介质

    公开(公告)号:CN118828917A

    公开(公告)日:2024-10-22

    申请号:CN202311524240.7

    申请日:2023-11-15

    Abstract: 本发明实施例公开了一种数据处理方法、装置、基站和计算机可读存储介质,方法包括:根据目标射频拉远单元(RRU)的第一带宽确定与目标RRU对应的至少一个小区的工作频段范围,按照每个小区的工作频段范围进行工作频段设置;至少一个小区的数量为针对目标RRU进行小区数量调整之后的小区数量,至少一个小区中至少包括小区数量调整前与目标RRU对应的第一小区;第一带宽为小区数量调整前第一小区的工作带宽,工作频段范围为第一带宽或第一带宽的部分带宽;在内存空间中为每个小区分配存储空间,或向前传扩展/交换单元发送第一信息,用于触发前传扩展/交换单元在内存空间中为每个小区分配存储空间;每个小区的存储空间的地址与小区的工作频段范围相关。

    无线物理层硬件加速器测试方法、装置、系统、设备、介质及产品

    公开(公告)号:CN118802015A

    公开(公告)日:2024-10-18

    申请号:CN202410468102.X

    申请日:2024-04-18

    Abstract: 本申请公开了一种无线物理层硬件加速器测试方法、装置、系统、设备、介质及产品,涉及通信技术领域,以解决采用与物理层加速方案配套的测试工具进行测试,获得的测试结果可能存在差异性的问题。包括:测试主控部件、测试模拟部件和被测无线物理层硬件加速器;测试主控部件与测试模拟部件通过文件接口进行通信;测试主控部件,用于向测试模拟部件发送测试用例,接收测试模拟部件返回的第一加速处理结果数据,根据第一加速处理结果数据获取测试结果;测试模拟部件,用于对被测无线物理层硬件加速器进行配置,接收被测无线物理层硬件加速器返回的第一加速处理结果数据;被测无线物理层硬件加速器,用于在测试时间内,生成第一加速处理结果数据。

    一种时延处理方法、设备、装置及介质

    公开(公告)号:CN113905399B

    公开(公告)日:2024-10-18

    申请号:CN202010642576.3

    申请日:2020-07-06

    Abstract: 本发明公开了一种时延处理方法、设备、装置及介质,包括:扩展单元按演进的通用公共无线电接口对北向节点一侧的时延参数进行处理,所述北向节点是扩展单元连接的基带处理单元或上一级扩展单元;按通用公共无线电接口对南向节点一侧的时延参数进行处理,所述南向节点是扩展单元连接的射频拉远单元。基带处理单元获取级联扩展单元的时延处理能力参数;基带处理单元根据时延处理能力参数设置通用公共无线电接口链路总时延。采用本发明,可以针对当前开放接标准无法满足混合架构下的基站时延管理参数不足,提供了一种可行的方案;制定了符合混合架构下基站时延管理需求的技术参数。

    BBU的池化处理方法、装置及BBU
    8.
    发明公开

    公开(公告)号:CN119497237A

    公开(公告)日:2025-02-21

    申请号:CN202311041842.7

    申请日:2023-08-18

    Inventor: 闫小刚 阮航

    Abstract: 本发明提供一种BBU的池化处理方法、装置及BBU,该BBU至少包括第一基带板和第二基带板,该方法包括:将第一基带板覆盖的第一小区的工作BWP调整为第一BWP,将第二基带板覆盖的第二小区的工作BWP调整为第二BWP;控制所述第一基带板覆盖的第一小区内所有终端迁移至所述第二基带板覆盖的第二小区和/或其他小区;控制所述第一基带板处于节能模式;本发明实施例针对框式多板卡架构BBU提出在潮汐场景下无线基站池化的技术方案,本发明实施例结合了底层硬件的实现,用户受控小区切换等技术手段,通过更为灵活的池化资源调度,实现框内不同基带板间处理资源的灵活复用共享,进而达到更优的跨基带板池化节能的效果。

    基带芯片和BBU
    10.
    发明公开
    基带芯片和BBU 审中-实审

    公开(公告)号:CN118971903A

    公开(公告)日:2024-11-15

    申请号:CN202410895645.X

    申请日:2024-07-04

    Abstract: 本申请公开了一种基带芯片和基带处理单元(BBU)。其中,基带芯片包括:第一接口、第二接口、第一直通通路、第一功能单元和第二功能单元;所述第一直通通路用于使第一接口与第二接口之间能够直接进行数据传输;所述第一功能单元至少用于为通过第一接口接收的第一上行数据确定在基带芯片内部的传输路径,并将对应的第一下行数据传输到第一接口;所述第二功能单元至少用于为通过第二接口接收的第二下行数据确定在基带芯片内部的传输路径,并将对应的第二上行数据传输到第二接口。采用本申请的方案,能够通过将基带芯片切换到数据透明传输的模式来有效降低基带芯片的能耗,并能够以较低成本有效支持跨板卡的池化类节能应用。

Patent Agency Ranking