-
公开(公告)号:CN1095570C
公开(公告)日:2002-12-04
申请号:CN98120058.3
申请日:1998-09-29
Applicant: 中国科学院计算技术研究所
Inventor: 夏培肃
IPC: G06F15/173
Abstract: 本发明提供一种大规模并行处理计算机系统的新型互连网络,该互连网络中的超结点是由路由器互连,而不是由高速总线互连,使超结点互连的路由器的2n个端口中的每一个端口需和其他2n-1个端口相连。
-
公开(公告)号:CN1085361C
公开(公告)日:2002-05-22
申请号:CN97116994.2
申请日:1998-01-21
Applicant: 中国科学院计算技术研究所
IPC: G06F13/14
Abstract: 本发明提供一种大规模并行处理计算机系统互连网络技术,它是将反图拓扑互连网络和交叉开关或高速总线结合在一起,从而形成一种新型互连网络,新型互连网络中的结点有多个端口,如有3个端口,其中两个接网络通道,第三个端口接交叉开关或高速总线,如有四个端口,则第四个端口接到使超结点互连的高速总线上,结点的3个端口可由4端口高速缓冲存储器实观,可连接大量结点,且延迟时间短、通信带宽大和可护展性好等优点。
-
公开(公告)号:CN1010365B
公开(公告)日:1990-11-07
申请号:CN88108339
申请日:1988-12-09
Applicant: 中国科学院计算技术研究所
IPC: H03K19/173
Abstract: 大规模集成电路的算术/逻辑运算部件ALU16属于大规模集成电路和高速计算机设计领域。该部件由输入模块,组间先行进位链模块,输出模块和延迟模块组成。该电路采用了时间均衡设计技术,使输出信号最大时间差等于、小于5ns,适于构造最大速率流水线计算机。大大提高计算机的运算速度。
-
公开(公告)号:CN1249472A
公开(公告)日:2000-04-05
申请号:CN98120058.3
申请日:1998-09-29
Applicant: 中国科学院计算技术研究所
Inventor: 夏培肃
IPC: G06F15/173
Abstract: 本发明提供一种大规模并行处理计算机系统的新型互连网络的扩展方法,该互连网络中的超结点是由路由器互连,而不是由高速总线互连,使超结点互连的路由器的2n个端口中的每一个端口需和其他2n-1个端口相连。
-
公开(公告)号:CN1224196A
公开(公告)日:1999-07-28
申请号:CN97116994.2
申请日:1998-01-21
Applicant: 中国科学院计算技术研究所
IPC: G06F13/14
Abstract: 本发明提供一种大规模并行处理计算机系统互连网络技术,它是将反图拓扑互连网络和交叉开关或高速总线结合在一起,从而形成一种新型互连网络,新型互连网络中的结点有多个端口,如有3个端口,其中两个接网络通道,第三个端口接交叉开关或高速总线,如有四个端口,则第四个端口接到使超结点互连的高速总线上,结点的3个端口可由4端口高速缓冲存储器实观,可连接大量结点,且延迟时间短、通信带宽大和可护展性好等优点。
-
公开(公告)号:CN1033722A
公开(公告)日:1989-07-05
申请号:CN88108339
申请日:1988-12-09
Applicant: 中国科学院计算技术研究所
IPC: H03K19/173
Abstract: 大规模集成电路的算术/逻辑运算部件ALU16属于大规模集成电路和高速计算机设计领域。该部件由输入模块,组间先行进位链模块,输出模块和延迟模块组成。该电路采用了时间均衡设计技术,使输出信号最大时间差等于、小于5ns,适于构造最大速率流水线计算机,大大提高计算机的运算速度。
-
-
-
-
-