-
公开(公告)号:CN101883276B
公开(公告)日:2012-11-21
申请号:CN200910083507.7
申请日:2009-05-06
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频技术领域,公开了一种软硬件联合解码的多格式高清视频解码器结构,该结构由可编程处理器和协处理器构成,采用可编程处理器和协处理器联合解码,软件解码部分由可编程处理器完成,可编程处理器完成视频标准中条带以上语法层次的解析,并对协处理器解码过程进行控制。基于该结构的AVS和MPEG-2解码器的VLSI(超大规模集成电路)实现,在0.18微米工艺下,能对AVS和MPEG-2全高清视频进行实时解码,同时解码器芯片面积和功耗比较小,成本比较低。
-
公开(公告)号:CN101883276A
公开(公告)日:2010-11-10
申请号:CN200910083507.7
申请日:2009-05-06
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频技术领域,公开了一种软硬件联合解码的多格式高清视频解码器结构,该结构由可编程处理器和协处理器构成,采用可编程处理器和协处理器联合解码,软件解码部分由可编程处理器完成,可编程处理器完成视频标准中条带以上语法层次的解析,并对协处理器解码过程进行控制。基于该结构的AVS和MPEG-2解码器的VLSI(超大规模集成电路)实现,在0.18微米工艺下,能对AVS和MPEG-2全高清视频进行实时解码,同时解码器芯片面积和功耗比较小,成本比较低。
-
公开(公告)号:CN101335888A
公开(公告)日:2008-12-31
申请号:CN200710118001.6
申请日:2007-06-27
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频技术领域,公开了一种AVS帧间预测像素生成装置,包括主状态控制器、双端口FIFO、数据缓存寄存器堆、亮度预测像素生成单元、色度预测像素生成单元和加权预测单元。该装置集成了双端口存储器,可以对输入预测数据进行存储的同时读出数据并计算1/4或1/8精度预测像素;1/4精度像素预测采用三级流水结构,1/8精度像素预测采用两级流水结构;每个时钟周期产生一个预测像素生成结果;采用三级流水的像素生成结构使性能频率提高;并采用三级复用的滤波单元计算1/4预测像素。这种帧间预测像素生成结构和方法适用其他视频标准中1/4精度和1/8精度帧间预测像素生成的过程,具有高效的性能和较小的面积。
-
公开(公告)号:CN100576918C
公开(公告)日:2009-12-30
申请号:CN200710118001.6
申请日:2007-06-27
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频技术领域,公开了一种AVS帧间预测像素生成装置,包括主状态控制器、双端口FIFO、数据缓存寄存器堆、亮度预测像素生成单元、色度预测像素生成单元和加权预测单元。该装置集成了双端口存储器,可以对输入预测数据进行存储的同时读出数据并计算1/4或1/8精度预测像素;1/4精度像素预测采用三级流水结构,1/8精度像素预测采用两级流水结构;每个时钟周期产生一个预测像素生成结果;采用三级流水的像素生成结构使性能频率提高;并采用三级复用的滤波单元计算1/4预测像素。这种帧间预测像素生成结构和方法适用其他视频标准中1/4精度和1/8精度帧间预测像素生成的过程,具有高效的性能和较小的面积。
-
公开(公告)号:CN101448160B
公开(公告)日:2010-06-02
申请号:CN200710178318.9
申请日:2007-11-28
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频领域,特别是一种视频解码中的带重建数据反馈的像素重建方法及采用该方法的视频解码器。其方法包括:重建模块接受预测残差数据和预测数据,计算重建结果并将部分重建结果反馈给帧内预测模块;在双向预测的情况下,缓存当前块的前向预测数据,在当前块后向预测数据到达时同时读出前向预测数据进行计算,得到当前块预测结果。采用该方法的视频解码器包括:重建控制器、预测残差存储器、预测残差反馈存储器、预测结果反馈存储器、前向预测数据存储器、预测数据计算器、预测结果存储器、重建计算器和重建反馈计算器。这种像素重建方法适用于采用帧内预测技术的运动视频标准解码过程。基于本方法的像素重建的VLSI(超大规模集成电路)实现,减少了与外部存储器之间的数据交换,节约了读取外部存储器时间;减小了像素重建模块所需要的存储器容量,减小了模块面积。
-
公开(公告)号:CN101453640A
公开(公告)日:2009-06-10
申请号:CN200710178279.2
申请日:2007-11-28
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频领域,特别是一种视频解码中的软硬件联合解码的AVS(信息技术先进音视频编码)视频解码器,包括:采用DSP(数字信号处理器)和协处理器软硬件联合解码;软件解码部分由DSP完成,完成对AVS协议的解析,产生解码需要的各种参数以及对协处理器解码过程进行控制。该软硬件联合解码的AVS视频解码器结构的VLSI(超大规模集成电路)实现,在0.18微米工艺下,能对AVS进行标清或者更大尺寸图像的实时解码;由于DSP编程具有很大的灵活性,该解码器结构便于兼容其它标准视频格式的解码,同时解码器芯片面积和功耗小,成本低。
-
公开(公告)号:CN101335889A
公开(公告)日:2008-12-31
申请号:CN200710118002.0
申请日:2007-06-27
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频技术领域,公开了一种视频解码中变换扫描表的反变换方法,该方法包括:在视频解码过程中,将反扫描模块中的扫描表进行转秩的变换,然后采用新的扫描表替代原来的扫描表。本发明同时公开了一种视频解码中变换扫描表的反变换装置。利用本发明,通过对图像解码中反扫描模块中的扫描表进行转秩后替代原来的扫描表,使反扫描模块的输出数据顺序从行的顺序变成列的顺序输出,将反变换其中一次转秩的操作在前级反扫描模块通过转秩扫描表实现,在反变换模块中只需要保存和转秩一次中间结果,大大减少了反变换模块的面积,也减少了一次转秩操作带来的延迟,降低了该模块的成本和提高了该模块的性能。
-
公开(公告)号:CN100593954C
公开(公告)日:2010-03-10
申请号:CN200710064873.9
申请日:2007-03-28
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频数据处理技术领域,公开了一种对哥伦布码进行解码的装置,包括桶形移位器、零比特检测器、码字长度生成器、比特偏移产生器、语法元素计算单元、哥伦布码阶次产生器、查表索引生成器、查表逻辑、输出运算器和码表更新单元。本发明同时公开了一种对哥伦布码进行解码的方法,该方法在一个解码周期内对外界输入的哥伦布码数据进行解码,输出解码生成的最终有效的游程和量化数据,并且在该解码周期内产生下一个解码周期所需要的比特偏移值、指数哥伦布码阶次和码表序号。本发明提供的这种对指数哥伦布码进行解码的装置及方法,具有效率高,面积开销小,速度快,功耗低,成本低,易于移植和复用等优点。
-
公开(公告)号:CN100584019C
公开(公告)日:2010-01-20
申请号:CN200710118002.0
申请日:2007-06-27
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频技术领域,公开了一种视频解码中变换扫描表的反变换方法,该方法包括:在视频解码过程中,将反扫描模块中的扫描表进行转秩的变换,然后采用新的扫描表替代原来的扫描表。本发明同时公开了一种视频解码中变换扫描表的反变换装置。利用本发明,通过对图像解码中反扫描模块中的扫描表进行转秩后替代原来的扫描表,使反扫描模块的输出数据顺序从行的顺序变成列的顺序输出,将反变换其中一次转秩的操作在前级反扫描模块通过转秩扫描表实现,在反变换模块中只需要保存和转秩一次中间结果,大大减少了反变换模块的面积,也减少了一次转秩操作带来的延迟,降低了该模块的成本和提高了该模块的性能。
-
公开(公告)号:CN101448160A
公开(公告)日:2009-06-03
申请号:CN200710178318.9
申请日:2007-11-28
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及多媒体视频领域,特别是一种视频解码中的带重建数据反馈的像素重建方法及采用该方法的视频解码器。其方法包括:重建模块接受预测残差数据和预测数据,计算重建结果并将部分重建结果反馈给帧内预测模块;在双向预测的情况下,缓存当前块的前向预测数据,在当前块后向预测数据到达时同时读出前向预测数据进行计算,得到当前块预测结果。采用该方法的视频解码器包括:重建控制器、预测残差存储器、预测残差反馈存储器、预测结果反馈存储器、前向预测数据存储器、预测数据计算器、预测结果存储器、重建计算器和重建反馈计算器。这种像素重建方法适用于采用帧内预测技术的运动视频标准解码过程。基于本方法的像素重建的VLSI(超大规模集成电路)实现,减少了与外部存储器之间的数据交换,节约了读取外部存储器时间;减小了像素重建模块所需要的存储器容量,减小了模块面积。
-
-
-
-
-
-
-
-
-