一种同步加速器高频系统及其频率及腔压调控方法

    公开(公告)号:CN108684133B

    公开(公告)日:2020-07-17

    申请号:CN201810653779.5

    申请日:2018-06-22

    Abstract: 本发明涉及一种同步加速器高频系统及其频率及腔压调控方法,其中,所述系统包括:一全固态放大器;一采用软磁合金材料加载的同轴谐振腔;以及一低电平控制器,其包括:一时钟网络模块;一模数转换器;一数字处理器;一数模转换模块;以及一信号合成模块。本发明根据预设的参考频率信息对提供给全固态放大器的合成信号的频率进行调节,并且根据预设的腔压参考幅度相位信息以及同轴谐振腔内的腔压实际幅度相位信息(该信息加载在同轴谐振腔输出的射频信号内)对提供给全固态放大器的合成信号的幅度相位进行反馈调节,由此实现对同轴谐振腔的频率和腔压的快速、精确的连续调控,从而实现对质子的加速控制,由此满足不同症状对质子速度的不同需求。

    能灵活配置时钟频率的数字低电平控制处理器

    公开(公告)号:CN106155973B

    公开(公告)日:2019-04-02

    申请号:CN201610594207.5

    申请日:2016-07-26

    Abstract: 本发明提供一种能灵活配置时钟频率的数字低电平控制处理器,包括:多路高速模拟数字转换通道、多路高速数字模拟转换通道、多路数字输出端口、数字信号处理芯片和时钟分配系统。时钟分配系统用于向数字信号处理芯片提供时钟信号,时钟分配系统包括:时钟分配芯片,用于根据输入参考信号和时钟分配芯片寄存器的配置参数向数字信号处理芯片发送时钟信号;和CPLD芯片,用于设置配置参数并存储配置参数。本发明的一种能灵活配置时钟频率的数字低电平控制处理器集成寄存器参数自动回复功能和多路扇出功能的时钟分配单元、集成多路高速模拟数字转换通道、两路高速数字模拟转换通道和多路数字输出端口,具有尺寸小、稳定可靠、经济和维护便利的优点。

    一种同步加速器高频系统及其频率及腔压调控方法

    公开(公告)号:CN108684133A

    公开(公告)日:2018-10-19

    申请号:CN201810653779.5

    申请日:2018-06-22

    Abstract: 本发明涉及一种同步加速器高频系统及其频率及腔压调控方法,其中,所述系统包括:一全固态放大器;一采用软磁合金材料加载的同轴谐振腔;以及一低电平控制器,其包括:一时钟网络模块;一模数转换器;一数字处理器;一数模转换模块;以及一信号合成模块。本发明根据预设的参考频率信息对提供给全固态放大器的合成信号的频率进行调节,并且根据预设的腔压参考幅度相位信息以及同轴谐振腔内的腔压实际幅度相位信息(该信息加载在同轴谐振腔输出的射频信号内)对提供给全固态放大器的合成信号的幅度相位进行反馈调节,由此实现对同轴谐振腔的频率和腔压的快速、精确的连续调控,从而实现对质子的加速控制,由此满足不同症状对质子速度的不同需求。

    能灵活配置时钟频率的数字低电平控制处理器

    公开(公告)号:CN106155973A

    公开(公告)日:2016-11-23

    申请号:CN201610594207.5

    申请日:2016-07-26

    CPC classification number: G06F13/4221 G06F2213/0024 H03L7/099

    Abstract: 本发明提供一种能灵活配置时钟频率的数字低电平控制处理器,包括:多路高速模拟数字转换通道、多路高速数字模拟转换通道、多路数字输出端口、数字信号处理芯片和时钟分配系统。时钟分配系统用于向数字信号处理芯片提供时钟信号,时钟分配系统包括:时钟分配芯片,用于根据输入参考信号和时钟分配芯片寄存器的配置参数向数字信号处理芯片发送时钟信号;和CPLD芯片,用于设置配置参数并存储配置参数。本发明的一种能灵活配置时钟频率的数字低电平控制处理器集成寄存器参数自动回复功能和多路扇出功能的时钟分配单元、集成多路高速模拟数字转换通道、两路高速数字模拟转换通道和多路数字输出端口,具有尺寸小、稳定可靠、经济和维护便利的优点。

Patent Agency Ranking