一种基于调制域分析仪的线性调频测量方法

    公开(公告)号:CN106706021B

    公开(公告)日:2019-10-22

    申请号:CN201611036653.0

    申请日:2016-11-15

    Abstract: 本发明提出了一种基于调制域分析仪的线性调频测量方法,分为四个步骤:第(1)步,利用光标标定线性调频分析范围;第(2)步,判断是否滤波,滤波按用户设置进行不同阶数滤波,否则直接进行第(3)步;第(3)步,为对滤波后的数据进行线性调频的指标运算;第(4)步,将滤波后曲线显示在界面中,如感觉滤波效果不合适,重新设置滤波阶数,重新执行第(2)、第(3)、第(4)步。本发明的方法可以直接测量线性调频的线性度指标,快捷方便;可对线性调频信号在调制域分析仪中进行滤波,通过不断调整阶数,可进一步剔除测量误差,找到最符合真实线性度曲线。

    一种数字鉴频的相位噪声测量装置及方法

    公开(公告)号:CN107966620A

    公开(公告)日:2018-04-27

    申请号:CN201711162376.2

    申请日:2017-11-21

    Abstract: 本发明公开了一种数字鉴频的相位噪声测量装置及方法,属于电子测量技术领域,本发明采用数字锁相环路来实现待测源载频跟踪和锁相,采用中频放大单元实现自适应调节,通过独创的数字鉴频单元来提取噪声,通过频域的复数平均来提高系统的相位噪声测量灵敏度。本发明所公开的技术方案,可以实现鉴频法相位噪声测量时,分析频偏与灵敏度两项技术指标的兼容,且可以实现更好的近端相位噪声测量灵敏度;本发明的实现方案简单、系统构成简洁,技术相对成熟、实现成本低,具有一定的性价比优势。

    一种采用混合内插级联结构的时间间隔测量系统及测量方法

    公开(公告)号:CN107908097A

    公开(公告)日:2018-04-13

    申请号:CN201711111412.2

    申请日:2017-11-13

    Abstract: 本发明提供了一种采用混合内插级联结构的时间间隔测量系统及测量方法,包括主门生成及误差提取单元、时钟单元、粗测单元、第一模拟内插单元、第二模拟内插单元、第一数字内插单元、第二数字内插单元和运算单元,主门生成及误差提取单元分别与时钟单元、粗测单元、第一模拟内插单元和第二模拟内插单元相连,第一模拟内插单元与第一数字内插单元相连,第二模拟内插单元与第二数字内插单元相连,粗测单元、第一数字内插单元和第二数字内插单元均与运算单元相连,时钟单元还分别与粗测单元、第一数字内插单元和第二数字内插单元相连。本发明采用模拟内插和数字内插的级联结构,充分发挥两种内插的技术优势,可大幅提升时间间隔测量分辨率。

    一种可实现自动检测和控制的零频幅度抑制电路及方法

    公开(公告)号:CN103986417B

    公开(公告)日:2017-02-15

    申请号:CN201410214388.5

    申请日:2014-05-15

    Abstract: 本发明提出了一种可实现自动检测和控制的零频幅度抑制电路,包括:混频器、第一耦合器、第二耦合器、幅度控制单元、相位控制单元、自动检测单元和控制芯片。在本振信号输入端口,通过第一耦合器将本振信号耦合输出,经过幅度控制单元和相位控制单元来改变耦合输出信号的幅度和相位,再使该信号通过第二耦合器耦合至混频器的中频输出端口,通过控制芯片的输出信号控制幅度控制单元和相位控制单元来调节耦合输出信号的幅度和相位,使其与本振信号泄露到中频通道的信号大小相等,幅度相反,从而进行抵消,减小零频。

    一种提高YTO预置准确度的校准方法及校准系统

    公开(公告)号:CN104849547A

    公开(公告)日:2015-08-19

    申请号:CN201510232266.3

    申请日:2015-05-08

    Abstract: 本发明涉及信号处理技术领域,具体涉及一种提高YTO预置准确度的校准方法及校准系统;通过在可编程逻辑单元增加频率测量模块,对中频进行频率测量,进而计算得到YTO的实际输出频率与设置频率的误差,不用外接测试仪器和设备,简化了测试连接和校准成本;只需要两个手动校准点,且得到一组经验值后可以作为所有环路的初始值使用,减少了手动调试工作量;对于对频率切换时间不敏感的设备,该发明可以实现即时校准,更加适应当时的工作条件,并且可以避免温漂和老化对环路锁定的影响,环路工作更稳定可靠。

    一种用于调制域分析仪中兼容连续波和脉冲调制信号的自动增益控制电路及方法

    公开(公告)号:CN106559055B

    公开(公告)日:2019-02-26

    申请号:CN201611035717.5

    申请日:2016-11-15

    Abstract: 本发明提出了一种用于调制域分析仪中兼容连续波和脉冲调制信号的自动增益控制电路,包括:第一放大器、电子衰减器、第二放大器、峰值检波器、比较器、AD转换器、FPGA控制芯片;自动增益控制电路将输入的被测信号分为两路,一路经第一放大器、电子衰减器、第二放大器后输出;第二路经峰值检波器检测出信号包络后传给AD转换器,AD转换器进行采样转化为数据信号传给FPGA,FPGA根据数据大小控制电子衰减器,改变电子衰减器的衰减量,由此控制输出信号增益。本发明的自动增益控制电路及方法可自动识别连续波和脉冲调制信号,并进行自动增益控制,无需外部设置。

    一种宽带跳频信号的时间频率测量电路及方法

    公开(公告)号:CN105262504A

    公开(公告)日:2016-01-20

    申请号:CN201510792012.7

    申请日:2015-11-11

    Abstract: 本发明提出了一种宽带跳频信号的时间频率测量电路,包括:功率分配单元、峰值功率检波单元、功率调节单元、宽带分频单元、无死区计数单元、频率计算单元和显示单元。本发明的宽带跳频信号的时间频率测量电路可快速测量宽带跳频信号的频率随时间的变化关系,用于测量跳频驻留时间、跳频图案等,本发明采用宽带分频方法测量,降低测量频率的同时不损失测频带宽,经济适用,成本与采用示波器相比只有其1/5或更低。

    一种短时间间隔调制域测量时序设计方法

    公开(公告)号:CN106771652B

    公开(公告)日:2019-11-12

    申请号:CN201611036652.6

    申请日:2016-11-15

    Abstract: 本发明提出了一种短时间间隔调制域测量时序设计方法,包括:测量数据输出时间排列单元、各数据有效串并结构单元、测量有效反馈信号产生单元、运算处理单元;所述测量数据输出时间排列单元将每个测量单元的一次测量中各种参数数据按照时间顺序进行排列,并根据此顺序设计各数据有效串并结构单元;所述各数据有效串并结构单元为每种测量参数的输出的前后关系构建串并流程,选择最后一种测量数据输出的时刻作为一次有效测量流程的结束;所述测量有效反馈信号产生单元,使用反馈信号启动测量单元;所述运算处理单元负责算法的实现、高低闸门两个通道测量的数据无隙整合,通过高速接口读取测量数据,并负责对数据进行最终的运算、处理及显示。

    一种预选器快速跟踪补偿电路及方法

    公开(公告)号:CN104502658B

    公开(公告)日:2018-02-06

    申请号:CN201410563651.1

    申请日:2014-10-13

    Abstract: 本发明提出了一种预选器快速跟踪补偿电路,包括:YTF调谐斜率补偿电路和YTF调谐偏移补偿电路,YTF调谐斜率补偿电路输出的斜率补偿电压耦接到调谐DAC器件的参考电压端,YTF调谐偏移补偿电路输出的偏移补偿电压耦接到调谐DAC器件的偏移设置端;调谐DAC器件接收预存的用于YTF调谐的DAC数据,并根据参考电压端和偏移设置端的电压对所述DAC数据进行补偿,输出实际需要的调谐驱动电压。本发明通过对YTF自身特性进行仿真分析、计算,得到YTF的实际调谐特性,根据该特性对YTF调谐驱动电压进行实时修正,保证了YTF快速调谐时,中频频率不会发生偏移,从而提高YTF的调谐速度。

    一种短时间间隔调制域测量时序设计方法

    公开(公告)号:CN106771652A

    公开(公告)日:2017-05-31

    申请号:CN201611036652.6

    申请日:2016-11-15

    Abstract: 本发明提出了一种短时间间隔调制域测量时序设计方法,包括:测量数据输出时间排列单元、各数据有效串并结构单元、测量有效反馈信号产生单元、运算处理单元;所述测量数据输出时间排列单元将每个测量单元的一次测量中各种参数数据按照时间顺序进行排列,并根据此顺序设计各数据有效串并结构单元;所述各数据有效串并结构单元为每种测量参数的输出的前后关系构建串并流程,选择最后一种测量数据输出的时刻作为一次有效测量流程的结束;所述测量有效反馈信号产生单元,使用反馈信号启动测量单元;所述运算处理单元负责算法的实现、高低闸门两个通道测量的数据无隙整合,通过高速接口读取测量数据,并负责对数据进行最终的运算、处理及显示。

Patent Agency Ranking