适用于射频电路中的带隙基准电路

    公开(公告)号:CN106681417B

    公开(公告)日:2017-12-29

    申请号:CN201710086247.3

    申请日:2017-02-17

    IPC分类号: G05F1/56

    摘要: 本发明涉及一种带隙基准电路,尤其是一种适用于射频电路中的带隙基准电路,属于带隙基准电路的技术领域。按照本发明提供的技术方案,所述适用于射频电路中的带隙基准电路,包括用于与电源Vdd连接的自启动电路以及与所述自启动电路连接的基准电路,所述基准电路与缓冲器负载输出电路连接;在自启动电路上电启动后,自启动电路能对基准电路充电,在基准电路内的电压稳定后,自启动电路关断,且基准电路能产生与温度无关的输出电流Iref,缓冲器负载输出电路根据输出电流Iref输出大小和摆幅稳定的电压。本发明结构紧凑,温漂系数小,噪声低,能够为射频系统提供恒定的低噪声电压与电流,安全可靠。

    适用于射频电路中的带隙基准电路

    公开(公告)号:CN106681417A

    公开(公告)日:2017-05-17

    申请号:CN201710086247.3

    申请日:2017-02-17

    IPC分类号: G05F1/56

    CPC分类号: G05F1/56

    摘要: 本发明涉及一种带隙基准电路,尤其是一种适用于射频电路中的带隙基准电路,属于带隙基准电路的技术领域。按照本发明提供的技术方案,所述适用于射频电路中的带隙基准电路,包括用于与电源Vdd连接的自启动电路以及与所述自启动电路连接的基准电路,所述基准电路与缓冲器负载输出电路连接;在自启动电路上电启动后,自启动电路能对基准电路充电,在基准电路内的电压稳定后,自启动电路关断,且基准电路能产生与温度无关的输出电流Iref,缓冲器负载输出电路根据输出电流Iref输出大小和摆幅稳定的电压。本发明结构紧凑,温漂系数小,噪声低,能够为射频系统提供恒定的低噪声电压与电流,安全可靠。

    一种高精度宽带正交解调器
    3.
    发明公开

    公开(公告)号:CN114094941A

    公开(公告)日:2022-02-25

    申请号:CN202111364060.8

    申请日:2021-11-17

    IPC分类号: H03D7/14 H03D3/00

    摘要: 本发明公开一种高精度宽带正交解调器,属于集成电路信号处理领域,包括二分频模块、混频器模块、射随模块和基准模块,可实现对输入带宽为30MHz~2GHz的信号进行解调。所述二分频模块对本振输入信号进行二分频输出;所述混频器模块将所述二分频模块的输出信号以及射频输入信号进行混频输出;所述射随模块将所述混频器模块的输出信号进行电平移位以及增加驱动能力后输出,输出信号为四路两两正交信号;所述基准模块为上述三个模块提供基准电流。本发明适用于30MHz~2GHz射频输入频率的高性能正交解调器的设计,可基于现有成熟的SiGe工艺平台,实现宽带、高精度、低功耗、低芯片面积性能之间的折衷。

    一种8GHz大动态范围高精度对数检波器

    公开(公告)号:CN118631188A

    公开(公告)日:2024-09-10

    申请号:CN202410819937.5

    申请日:2024-06-24

    摘要: 本发明公开一种8GHz大动态范围高精度对数检波器,属于集成电路信号处理领域,包括限幅放大器模块、多个整流器模块、加法器模块、直流失调消除模块和温度补偿模块;限幅放大器模块对输入信号进行限幅放大;多个整流器模块将限幅放大器模块的输入信号转换为检测电流;加法器模块将多个整流器模块的检测电流汇总至电阻转换为电压输出;直流失调消除模块用于调整减小限幅放大器模块的差分信号的直流电平误差;温度补偿模块与加法器模块相连,用于改善宽带大动态范围对数检波器输出的温度一致性。经验证,电路经直流失调校准后,可消除电路因版图、制版工艺中产生的不对称而导致的检波精度下降;电路经温度补偿后,检波输出曲线温度一直性好。

    一种宽带高调制精度的射频正交调制器

    公开(公告)号:CN114866035A

    公开(公告)日:2022-08-05

    申请号:CN202210628340.3

    申请日:2022-06-06

    IPC分类号: H03C3/40

    摘要: 本发明公开一种宽带高调制精度的射频正交调制器,属于集成电路信号处理领域,包括输入放大器、高速预分频器、限幅放大模块、预驱动电路、有源双平衡混频器和输出放大器。输入放大器将本振输入信号转为差分信号,放大后输出;高速预分频器对输入放大器输出的本振差分信号进行二分频,生成正交差分信号后输出;限幅放大模块对高速预分频器输出的正交差分信号进行限幅放大输出;预驱动电路将基带输入电压信号转换为电流信号后输出;有源双平衡混频器将限幅放大模块输出的信号和预驱动电路输出的信号进行混频输出;输出放大器将有源双平衡混频器的输出差分信号转化为单端信号输出。本发明适用于30MHz~2.2GHz射频输出频率的高性能正交调制器的设计。

    一种高线性度宽带正交调制器
    6.
    发明公开

    公开(公告)号:CN114726317A

    公开(公告)日:2022-07-08

    申请号:CN202210445165.4

    申请日:2022-04-26

    摘要: 本发明公开一种高线性度宽带正交调制器,属于集成电路信号处理领域,包括移相器模块、混频器模块和差分转单端模块。移相器模块对本振差分输入信号进行移相,生成本振正交信号输出;混频器模块将移相器模块的输出信号以及基带输入信号进行混频输出;差分转单端模块将混频器模块的输出差分信号转化为单端信号后输出。与传统正交调制器技术相比,本发明的本振正交产生采用多相滤波器方法,采用电阻和电容实现,芯片面积更小,并且可实现超宽带操作,涵盖50MHz~6GHz的本振输入频率范围;边带抑制约为‑50dBc,载波泄露约为‑40dBm,可在宽带工作频率范围内达到出色的调制性能。混频器模块采用电感峰化,差分转单端模块采用宽带有源巴伦结构,实现增益补偿和高线性度。

    一种高线性度、低噪声、宽带数控VGA电路结构

    公开(公告)号:CN118199529A

    公开(公告)日:2024-06-14

    申请号:CN202410402418.9

    申请日:2024-04-03

    摘要: 本发明公开一种高线性度、低噪声、宽带数控VGA电路结构,属于集成电路领域,包括前置放大器、增益控制单元和输出放大器三部分;所述前置放大器通过MSB选通,实现高低增益调节范围的模式切换;所述增益控制单元通过数字位控制,实现128段增益调节范围;所述输出放大器将电流进行最后一次放大后利用输出负载转化为电压进行输出。本发明可以在保证增益控制范围的前提下,同时满足高线性度和低噪声,可用于中频采样接收机、射频/中频增益级、差分ADC驱动等接收前端电路,尤其是高速高灵敏度接收链路。

    一种高精度宽带正交解调器

    公开(公告)号:CN114094941B

    公开(公告)日:2024-02-13

    申请号:CN202111364060.8

    申请日:2021-11-17

    IPC分类号: H03D7/14 H03D3/00

    摘要: 本发明公开一种高精度宽带正交解调器,属于集成电路信号处理领域,包括二分频模块、混频器模块、射随模块和基准模块,可实现对输入带宽为30MHz 2GHz的信号进行解调。所述二分频~模块对本振输入信号进行二分频输出;所述混频器模块将所述二分频模块的输出信号以及射频输入信号进行混频输出;所述射随模块将所述混频器模块的输出信号进行电平移位以及增加驱动能力后输出,输出信号为四路两两正交信号;所述基准模块为上述三个模块提供基准电流。本发明适用于30MHz~2GHz射频输入频率的高性能正交解调器的设计,可基于现有成熟的SiGe工艺平台,实现宽带、高精度、低功耗、低芯片面积性能之间的折衷。

    一种高频时钟扇出器
    9.
    发明授权

    公开(公告)号:CN109684670B

    公开(公告)日:2022-08-02

    申请号:CN201811434033.1

    申请日:2018-11-28

    IPC分类号: G06F30/396

    摘要: 本发明公开一种高频时钟扇出器,属于时钟电路技术领域。所述高频时钟扇出器包括输入选择模块、放大模块、扇出模块和多个输出驱动模块。所述输入选择模块选择输入时钟通道;所述放大模块用于恢复放大差分时钟信号;所述扇出模块将一路差分时钟信号分配到多路时钟通道;所述多个输出驱动模块分别将多路时钟信号转变成LVPECL电平输出,提高时钟驱动带载能力。本发明的高频时钟扇出器具有多路选择输入、多路驱动输出功能,可以提高时钟选择和分配的灵活度,实现低噪声、高频时钟扇出,满足多通道高速高精度数据转换等系统对时钟性能的严格要求。

    一种高频时钟扇出器
    10.
    发明公开

    公开(公告)号:CN109684670A

    公开(公告)日:2019-04-26

    申请号:CN201811434033.1

    申请日:2018-11-28

    IPC分类号: G06F17/50

    CPC分类号: G06F17/5045

    摘要: 本发明公开一种高频时钟扇出器,属于时钟电路技术领域。所述高频时钟扇出器包括输入选择模块、放大模块、扇出模块和多个输出驱动模块。所述输入选择模块选择输入时钟通道;所述放大模块用于恢复放大差分时钟信号;所述扇出模块将一路差分时钟信号分配到多路时钟通道;所述多个输出驱动模块分别将多路时钟信号转变成LVPECL电平输出,提高时钟驱动带载能力。本发明的高频时钟扇出器具有多路选择输入、多路驱动输出功能,可以提高时钟选择和分配的灵活度,实现低噪声、高频时钟扇出,满足多通道高速高精度数据转换等系统对时钟性能的严格要求。