一种基于热电制冷片的FPGA散热装置及其散热方法

    公开(公告)号:CN114284222B

    公开(公告)日:2025-01-21

    申请号:CN202111530997.8

    申请日:2021-12-15

    Abstract: 一种基于热电制冷片的FPGA散热装置及其散热方法,属于FPGA芯片散热技术领域,解决热电制冷片用于FPGA芯片散热时存在的热量饱和以及功耗高的问题;本发明通过将平板型散热片紧贴于FPGA芯片上,将四片热电制冷片分布于平板型散热片四角紧密贴放,热电制冷片和电源分别连接三极管的发射极和集电极,FPGA芯片控制信号与三极管的基极相连,根据FPGA芯片温度的高低,FPGA芯片的控制端口产生使能信号控制引三极管的通断,实现热电制冷片的自适应控制,按照两种不同的散热路径工作,避免了热电制冷片存在的热量饱和及功耗高;本发明散热装置简单,成本低,适用于FPGA信号处理板等集成密度高、发热量大、结构紧凑的电路板上的高热流密度元器件的散热。

    一种自由运行单光子探测器及读出电路

    公开(公告)号:CN114543990A

    公开(公告)日:2022-05-27

    申请号:CN202210192830.3

    申请日:2022-02-28

    Abstract: 本发明提供一种自由运行单光子探测器及读出电路包括:单光子探测阵列、不少于两个的雪崩读出甄别电路、低噪声直流偏置电路、死时间计时电路及不少于两个的偏压放大电路;单光子探测阵列,包括不少于两个的负反馈雪崩光电二极管,多支负反馈雪崩光电二极管的尾纤密排为尾纤阵列;雪崩读出甄别电路通过电容与负反馈雪崩光电二极管的阴极连接,雪崩读出甄别电路的输出端连接偏压放大电路,偏压放大电路的输出端与负反馈雪崩光电二极管阳极连接;死时间计时电路连接雪崩读出甄别电路的输出端;低噪声直流偏置电路,其通过高阻值电阻与每支负反馈雪崩光电二极管的阴极连接。解决单光子探测器阵列计数率低、噪声高、集成度低的技术问题。

    一种数字阵列雷达噪声非相干时钟源

    公开(公告)号:CN114265021A

    公开(公告)日:2022-04-01

    申请号:CN202111376406.6

    申请日:2021-11-19

    Abstract: 本发明公开了一种数字阵列雷达噪声非相干时钟源,包括数字锁相环单元、时钟输出单元及高精度时钟源,所述数字锁相环单元将同步时钟与输出端反馈回来的时钟比较得到相位差以后转换为时钟补偿信号,将该时钟补偿信号与高精度时钟源输出的高精度时钟叠加输出给时钟输出单元,时钟输出单元接收数字锁相环单元输出的时钟信号并进行分频处理,输出多路时钟,高精度时钟源为数字锁相环单元提供采样时钟;本发明的优点在于:非相干噪声占时钟源组合噪声中的主导因素,大幅提高大型数字阵列雷达的合成信噪比得益。

    一种基于SERDES的数据复合时序传输方法

    公开(公告)号:CN114024609A

    公开(公告)日:2022-02-08

    申请号:CN202111333933.9

    申请日:2021-11-11

    Abstract: 本发明提供一种基于SERDES的数据复合时序传输方法,包括:发送端和接收端传送相位关系固定的低速时钟,两边该低速时钟相参且有稳定的相位关系;发射端利用低速时钟产生时序;在时序信息的变化沿,在发射的数据流中添加特殊数据段;经过SERDES并串转换、编码、电光转换、光纤传输、光电转换、SERDES串并转换、解码;接收端利用SERDES恢复的高速用户时钟搜索发射数据流中添加的特殊数据段,并送出标记信息;接收端利用低速时钟同步上述标记信息,即获得时序信息。本发明利用收发通道与信号处理之间基于SERDES的点对点的光通信资源,将需要通信的协议信息与需要传输的时序信息进行打包同步传输,从而为系统节省了专用时序传输网络。

    一种基于SERDES的数据复合时序传输方法

    公开(公告)号:CN114024609B

    公开(公告)日:2023-06-20

    申请号:CN202111333933.9

    申请日:2021-11-11

    Abstract: 本发明提供一种基于SERDES的数据复合时序传输方法,包括:发送端和接收端传送相位关系固定的低速时钟,两边该低速时钟相参且有稳定的相位关系;发射端利用低速时钟产生时序;在时序信息的变化沿,在发射的数据流中添加特殊数据段;经过SERDES并串转换、编码、电光转换、光纤传输、光电转换、SERDES串并转换、解码;接收端利用SERDES恢复的高速用户时钟搜索发射数据流中添加的特殊数据段,并送出标记信息;接收端利用低速时钟同步上述标记信息,即获得时序信息。本发明利用收发通道与信号处理之间基于SERDES的点对点的光通信资源,将需要通信的协议信息与需要传输的时序信息进行打包同步传输,从而为系统节省了专用时序传输网络。

    一种可调毛纽扣阵列数据接收装置及方法

    公开(公告)号:CN114285428B

    公开(公告)日:2023-06-16

    申请号:CN202111555904.7

    申请日:2021-12-17

    Abstract: 本发明提供一种可调毛纽扣阵列数据接收装置及方法,包括:可调毛纽扣阵列,其为可调规格信号传输器件,用以调节其安装孔径参数,以适配可调毛纽扣阵列的安装参数与天线变频模块、子板模块;天线变频模块,其为信号接收器件;子板模块,其为集成信号处理器件,其垂直耦接于天线变频模块;模数转换子板,用于采样处理无线信号,以获取并发送高速差分数字信号至控制与数据处理子板;控制与数据处理子板,用以接收并传递高速数字差分信号;时钟管理与电源管理子板,用以提供采样时钟、系统时钟和各类电源给模数转换子板及控制与数据管理子板。本发明具有以下优点:使用可调毛纽扣阵列实现互连,实现数据接收装置的同孔径、扩展、重构。

    一种基于热电制冷片的FPGA散热装置及其散热方法

    公开(公告)号:CN114284222A

    公开(公告)日:2022-04-05

    申请号:CN202111530997.8

    申请日:2021-12-15

    Abstract: 一种基于热电制冷片的FPGA散热装置及其散热方法,属于FPGA芯片散热技术领域,解决热电制冷片用于FPGA芯片散热时存在的热量饱和以及功耗高的问题;本发明通过将平板型散热片紧贴于FPGA芯片上,将四片热电制冷片分布于平板型散热片四角紧密贴放,热电制冷片和电源分别连接三极管的发射极和集电极,FPGA芯片控制信号与三极管的基极相连,根据FPGA芯片温度的高低,FPGA芯片的控制端口产生使能信号控制引三极管的通断,实现热电制冷片的自适应控制,按照两种不同的散热路径工作,避免了热电制冷片存在的热量饱和及功耗高;本发明散热装置简单,成本低,适用于FPGA信号处理板等集成密度高、发热量大、结构紧凑的电路板上的高热流密度元器件的散热。

    一种数字阵列雷达噪声非相干时钟源

    公开(公告)号:CN114265021B

    公开(公告)日:2024-09-17

    申请号:CN202111376406.6

    申请日:2021-11-19

    Abstract: 本发明公开了一种数字阵列雷达噪声非相干时钟源,包括数字锁相环单元、时钟输出单元及高精度时钟源,所述数字锁相环单元将同步时钟与输出端反馈回来的时钟比较得到相位差以后转换为时钟补偿信号,将该时钟补偿信号与高精度时钟源输出的高精度时钟叠加输出给时钟输出单元,时钟输出单元接收数字锁相环单元输出的时钟信号并进行分频处理,输出多路时钟,高精度时钟源为数字锁相环单元提供采样时钟;本发明的优点在于:非相干噪声占时钟源组合噪声中的主导因素,大幅提高大型数字阵列雷达的合成信噪比得益。

Patent Agency Ranking