时钟振荡生成方法、装置及系统

    公开(公告)号:CN102594481B

    公开(公告)日:2017-05-10

    申请号:CN201210059493.7

    申请日:2012-03-08

    Abstract: 本发明公开了一种时钟振荡生成方法、装置及系统,该方法包括:从设备接收SSM报文,其中,第一SSM报文为主设备发生主备倒换时向从设备发送的SSM报文;从设备将本地已保存的第一超时间隔更新为大于第一超时间隔的第二超时间隔,其中,第一超时间隔为主设备不发生主备倒换时,向从设备发送的SSM报文之间的超时间隔,第二超时间隔为主设备发送主备倒换时,向从设备发送的SSM报文的超时间隔;从设备根据第二超时间隔产生时钟振荡。解决了现有技术中由于主设备产生主备倒换使得从设备产生异常的时钟振荡而造成的时钟同步网络的稳定性下降的技术问题,从而达到了提高时钟同步网络的稳定性和同步质量的技术效果。

    一种时钟同步方法和装置

    公开(公告)号:CN103248445B

    公开(公告)日:2018-01-05

    申请号:CN201210028240.3

    申请日:2012-02-09

    Inventor: 张君辉 王德龙

    CPC classification number: H04J3/0641

    Abstract: 本发明提供一种时钟同步方法,包括:同步设备选择时钟源,检查锁相环当前状态,根据所选的时钟源和所述锁相环当前状态决定发送给下游设备的时钟质量等级。本发明还提供一种时钟同步装置,包括:最佳时钟源选择模块,用于选择时钟源;锁相环状态检测模块,用于在所述最佳时钟源选择模块选择时钟源后,检查锁相环当前状态;时钟输出模块,用于根据所述最佳时钟源选择模块所选的时钟源和根据所述锁相环当前状态决定发送给下游设备的时钟质量等级。本发明保证了时钟协议层和时钟物理层的一致性,避免了时钟同步网络下游设备错误或者过早选路造成频率和相位波动,提高了时钟同步的可靠性和稳定性。

    时钟振荡生成方法、装置及系统

    公开(公告)号:CN102594481A

    公开(公告)日:2012-07-18

    申请号:CN201210059493.7

    申请日:2012-03-08

    Abstract: 本发明公开了一种时钟振荡生成方法、装置及系统,该方法包括:从设备接收SSM报文,其中,第一SSM报文为主设备发生主备倒换时向从设备发送的SSM报文;从设备将本地已保存的第一超时间隔更新为大于第一超时间隔的第二超时间隔,其中,第一超时间隔为主设备不发生主备倒换时,向从设备发送的SSM报文之间的超时间隔,第二超时间隔为主设备发送主备倒换时,向从设备发送的SSM报文的超时间隔;从设备根据第二超时间隔产生时钟振荡。解决了现有技术中由于主设备产生主备倒换使得从设备产生异常的时钟振荡而造成的时钟同步网络的稳定性下降的技术问题,从而达到了提高时钟同步网络的稳定性和同步质量的技术效果。

    一种时间同步的方法及装置

    公开(公告)号:CN105024798A

    公开(公告)日:2015-11-04

    申请号:CN201410173146.6

    申请日:2014-04-28

    CPC classification number: H04J3/0641 H04J3/0667

    Abstract: 本发明提出了一种时间同步的方法及装置,该方法包括:针对主用时钟源所在的链路进行监测,根据监测的结果确定需要重新选择主用时钟源时,对主用时钟源进行重新选择。该装置包括:监测模块和选择模块。本发明可以实现在出现链路不稳定或提供主用时钟源的设备发生故障的情况下,重新选择主用时钟源,避免时间、频率同步性能受到影响,从而有效增强时间/时钟同步网络的可靠性。

    一种时钟同步方法和装置

    公开(公告)号:CN103248445A

    公开(公告)日:2013-08-14

    申请号:CN201210028240.3

    申请日:2012-02-09

    Inventor: 张君辉 王德龙

    CPC classification number: H04J3/0641

    Abstract: 本发明提供一种时钟同步方法,包括:同步设备选择时钟源,检查锁相环当前状态,根据所选的时钟源和所述锁相环当前状态决定发送给下游设备的时钟质量等级。本发明还提供一种时钟同步装置,包括:最佳时钟源选择模块,用于选择时钟源;锁相环状态检测模块,用于在所述最佳时钟源选择模块选择时钟源后,检查锁相环当前状态;时钟输出模块,用于根据所述最佳时钟源选择模块所选的时钟源和根据所述锁相环当前状态决定发送给下游设备的时钟质量等级。本发明保证了时钟协议层和时钟物理层的一致性,避免了时钟同步网络下游设备错误或者过早选路造成频率和相位波动,提高了时钟同步的可靠性和稳定性。

    一种分组传送网中多GM设备时间同步的方法及系统

    公开(公告)号:CN102739389A

    公开(公告)日:2012-10-17

    申请号:CN201210194333.3

    申请日:2012-06-13

    Inventor: 王德龙

    Abstract: 本发明公开了一种分组传送网中多GM设备时间同步的方法及系统,该方法包括:在组网中部署多个根时钟GM;各个下游设备分别根据预设的时间同步策略从所述多个GM中选择一个GM进行跟踪,该系统包括:GM部署模块和一个或多个下游设备,其中:所述根时钟GM部署模块,用于在组网中部署多个GM;所述下游设备,用于分别根据预设的时间同步策略从所述多个GM中选择一个GM进行跟踪。本发明提供的方法及系统,引入多GM时间同步方式概念,所有下游设备不会再硬性的全部同时跟踪同一个GM,解决了大型组网中,单GM时间同步方式所带来的组网限制问题和下游设备时间累积误差较大的问题,增加了组网的灵活性,提高了设备的时间同步性能。

    接入盒(MF93)
    7.
    外观设计

    公开(公告)号:CN302742343S

    公开(公告)日:2014-02-19

    申请号:CN201330386913.8

    申请日:2013-08-05

    Designer: 王德龙

    Abstract: 1.本外观设计产品的名称:接入盒(MF93)。2.本外观设计产品的用途:调制解调、网络接入。3.外观设计的设计要点:接入盒形状。4.最能表明设计要点的图片为:立体图1。

    接入盒(MF823)
    8.
    外观设计

    公开(公告)号:CN302742341S

    公开(公告)日:2014-02-19

    申请号:CN201330386865.2

    申请日:2013-08-05

    Designer: 王德龙

    Abstract: 1.本外观设计产品的名称:接入盒(MF823)。2.本外观设计产品的用途:调制解调、网络接入。3.外观设计的设计要点:接入盒形状。4.最能表明设计要点的图片为:立体图1。

Patent Agency Ranking