信号处理系统以及方法

    公开(公告)号:CN103492905A

    公开(公告)日:2014-01-01

    申请号:CN201280018790.5

    申请日:2012-04-20

    CPC classification number: G01T1/2985 G01T1/1647

    Abstract: 根据实施方式,信号处理系统(100)的至少1个模拟-数字转换器(ADC)(2)将模拟信号以规定的分辨率转换成包含多个采样的数字信号。触发检测部(5)通过对数字信号进行分析来检测是否满足触发条件。事件检测部(4)根据触发信息来检测事件,当检测出上述事件时,生成包含时间信息的事件信息。提取部(6)根据上述事件信息所包含的上述时间信息来定义1个以上时间窗口,根据上述被定义的1个以上时间窗口对上述数字信号进行提取而生成提取出的信号。输出部(7)输出上述提取出的信号。

    时间数字转换器、时间数字转换方法以及γ射线检测系统

    公开(公告)号:CN102571095A

    公开(公告)日:2012-07-11

    申请号:CN201110338900.3

    申请日:2011-10-28

    CPC classification number: G04F10/005

    Abstract: 本发明提供一种可以提高测量精度以及分辨率的时间数字转换器、时间数字转换方法以及γ射线检测系统。时间数字转换器具备生成与开始信号和停止信号之间的延迟时间对应的第1值的第1延迟列电路。时间数字转换器还具备生成与延迟开始信号和停止信号之间的延迟时间对应的第2值的至少一个第2延迟列电路。至少一个延迟元件通过对开始信号给出规定的延迟来生成延迟开始信号,合成电路生成根据第1值以及第2值的输出值。在本实施方式涉及的时间数字转换器中,输出值与开始信号和停止信号之间的延迟时间对应。

    插入延迟的装置、核医学成像装置、插入延迟的方法以及校正方法

    公开(公告)号:CN104685373B

    公开(公告)日:2017-05-31

    申请号:CN201480001093.8

    申请日:2014-03-13

    CPC classification number: G04F10/005

    Abstract: 可以提高TDC的定时精度。一种根据实施例用于插入延迟的装置,该实施例包含信号生成电路、多个搬送元件以及延迟列电路。信号生成电路被配置为生成开始信号。多个搬送元件列状地连接,并且搬送元件分别具备接收停止信号的输入。延迟列电路包含从多个搬送元件中选择的一个或者多个延迟模块、连接于延迟模块中的至少一个和信号生成电路之间的至少一根反馈线以及多个启动输入。多个启动输入分别设置于延迟模块分别对应的一个。延迟链电路被配置为基于在启动输入处接收且选择延迟量的延迟选择信号生成延迟量,以及被配置为向信号生成电路提供所选择的延迟量,该信号生成电路被配置为对开始信号编入延迟。

    电子设备以及输出方法

    公开(公告)号:CN102859391A

    公开(公告)日:2013-01-02

    申请号:CN201280000743.8

    申请日:2012-04-20

    CPC classification number: G01T1/17 H03M1/00 H03M1/12 H03M2201/4233

    Abstract: 本发明涉及电子设备以及输出方法。实施方式的电子设备(1)具备阈值确定部(12)、多个比较器电路(2a~2h)、时间数字转换电路(3a~3h)、低通滤波器部(11)、模拟数字转换电路(10)以及能量计算部(9)。阈值确定部(12)动态地确定多个阈值。各比较器电路(2a~2h)将对应的阈值和模拟输入信号进行比较。当模拟输入信号与多个阈值中的阈值一致时,或者当模拟输入信号超过了该阈值时,时间数字转换电路(3a~3h)通过输出时间值来输出多个时间值。低通滤波器部(11)是可调节的,对模拟输入信号进行滤波。模拟数字转换电路(10)根据被滤波后的模拟输入信号生成数字信号。能量计算部(9)响应触发信号的接收计算数字信号的能量。

    电子设备以及输出方法

    公开(公告)号:CN102859391B

    公开(公告)日:2015-08-12

    申请号:CN201280000743.8

    申请日:2012-04-20

    CPC classification number: G01T1/17 H03M1/00 H03M1/12 H03M2201/4233

    Abstract: 本发明涉及电子设备以及输出方法。实施方式的电子设备具备阈值确定部、多个比较器电路、时间数字转换电路、低通滤波器部、模拟数字转换电路以及能量计算部。阈值确定部动态地确定多个阈值。各比较器电路将对应的阈值和模拟输入信号进行比较。当模拟输入信号与多个阈值中的阈值一致时,或者当模拟输入信号超过了该阈值时,时间数字转换电路通过输出时间值来输出多个时间值。低通滤波器部是可调节的,对模拟输入信号进行滤波。模拟数字转换电路根据被滤波后的模拟输入信号生成数字信号。能量计算部响应触发信号的接收计算数字信号的能量。

    插入延迟的装置、核医学成像装置、插入延迟的方法以及校正方法

    公开(公告)号:CN104685373A

    公开(公告)日:2015-06-03

    申请号:CN201480001093.8

    申请日:2014-03-13

    CPC classification number: G04F10/005

    Abstract: 可以提高TDC的定时精度。一种根据实施例用于插入延迟的装置,该实施例包含信号生成电路、多个搬送元件以及延迟列电路。信号生成电路被配置为生成开始信号。多个搬送元件列状地连接,并且搬送元件分别具备接收停止信号的输入。延迟列电路包含从多个搬送元件中选择的一个或者多个延迟模块、连接于延迟模块中的至少一个和信号生成电路之间的至少一根反馈线以及多个启动输入。多个启动输入分别设置于延迟模块分别对应的一个。延迟链电路被配置为基于在启动输入处接收且选择延迟量的延迟选择信号生成延迟量,以及被配置为向信号生成电路提供所选择的延迟量,该信号生成电路被配置为对开始信号编入延迟。

Patent Agency Ranking