一种基于FPGA的同步采样时钟闭环校正方法和系统

    公开(公告)号:CN103616814A

    公开(公告)日:2014-03-05

    申请号:CN201310661429.0

    申请日:2013-12-09

    申请人: 东南大学

    IPC分类号: G04G5/00

    摘要: 本发明公开了一种基于FPGA的同步采样时钟闭环校正方法和系统。该方法首先采用了对PPS脉冲信号脉冲持续时间与相邻脉冲触发周期分别进行判断,来检测其脉冲信号的正确性;然后实时接收并检测PPS判断模块发送的动作信号,以作出相应的反应;接着通过误差校正模块对本地晶振时钟的频率进行校正并根据动作信号的状态对同步重采信号的相位误差进行测量和校正;最后通过倍频计算模块生成同步重采信号,同时将输出信号反馈给误差校正模块形成了一个闭环系统,并根据校正信息校正信息对输出自动进行调整。该方法解决了在研究基于GPS采样数据同步的基础上,合并单元同步采样时钟对晶振依赖性强,以致在晶振老化、频率准确度降低的情况下,输出误差较大的问题。

    一种互感器采样值延时补偿方法

    公开(公告)号:CN103293363B

    公开(公告)日:2015-10-07

    申请号:CN201310276475.9

    申请日:2013-07-02

    申请人: 东南大学

    IPC分类号: G01R19/00

    摘要: 本发明提出了一种互感器采样值延时补偿方法。所述方法首先通过采样值映射关系测量出延时,再利用三点乘积法得出采样点幅值的平方值,然后利用CORDIC算法双曲向量模式进行开方得出采样值的虚部,最后通过CORDIC算法圆周旋转模式根据测算出的数据延时电角度对原采样值进行旋转补偿,得到补偿电角度后的采样值。本发明方法能够在合并单元数据处理时间的不确定的情况下,对互感器数据采样延时进行实时动态补偿,得到补偿电角度后的采样点参数,方法相对简单使用,在工程应用中取得了较好的效果。

    电子式互感器中采样率转换的低延迟滤波器设计方法

    公开(公告)号:CN103246773B

    公开(公告)日:2016-12-28

    申请号:CN201310175523.5

    申请日:2013-05-13

    IPC分类号: G06F17/50

    摘要: 本发明公开了一种电子式互感器中采样率转换的低延迟滤波器设计方法。该方法首先采用内插器和抽取器的级联来实现任意分数倍采样频率的转换,将内插器中的抗镜像滤波器和抽取器中的抗混叠滤波器合并为一个低通滤波器;然后采用均方误差最小化准则来求解该滤波器的系数向量,以滤波器通带幅值与阻带幅值为约束条件,以均方误差最小化为优化目标;最后将基于约束最小二乘法设计的滤波器系数向量的求解过程转化为求解一个正定二次规划问题,即可直接求解得到滤波器系数向量。该方法解决了直接线性卷积滤波过程带来较大输出延迟,滤波器阶数越高群延迟也越大的问题,极大地提高了保护动作的快速性。

    一种基于FPGA的同步采样时钟闭环校正方法和系统

    公开(公告)号:CN103616814B

    公开(公告)日:2016-09-07

    申请号:CN201310661429.0

    申请日:2013-12-09

    申请人: 东南大学

    IPC分类号: G04G5/00

    摘要: 本发明公开了一种基于FPGA的同步采样时钟闭环校正方法和系统。该方法首先采用了对PPS脉冲信号脉冲持续时间与相邻脉冲触发周期分别进行判断,来检测其脉冲信号的正确性;然后实时接收并检测PPS判断模块发送的动作信号,以作出相应的反应;接着通过误差校正模块对本地晶振时钟的频率进行校正并根据动作信号的状态对同步重采信号的相位误差进行测量和校正;最后通过倍频计算模块生成同步重采信号,同时将输出信号反馈给误差校正模块形成了一个闭环系统,并根据校正信息校正信息对输出自动进行调整。该方法解决了在研究基于GPS采样数据同步的基础上,合并单元同步采样时钟对晶振依赖性强,以致在晶振老化、频率准确度降低的情况下,输出误差较大的问题。

    一种互感器采样值延时补偿方法

    公开(公告)号:CN103293363A

    公开(公告)日:2013-09-11

    申请号:CN201310276475.9

    申请日:2013-07-02

    申请人: 东南大学

    IPC分类号: G01R19/00

    摘要: 本发明提出了一种互感器采样值延时补偿方法。所述方法首先通过采样值映射关系测量出延时,再利用三点乘积法得出采样点幅值的平方值,然后利用CORDIC算法双曲向量模式进行开方得出采样值的虚部,最后通过CORDIC算法圆周旋转模式根据测算出的数据延时电角度对原采样值进行旋转补偿,得到补偿电角度后的采样值。本发明方法能够在合并单元数据处理时间的不确定的情况下,对互感器数据采样延时进行实时动态补偿,得到补偿电角度后的采样点参数,方法相对简单使用,在工程应用中取得了较好的效果。

    电子式互感器中采样率转换的低延迟滤波器设计方法

    公开(公告)号:CN103246773A

    公开(公告)日:2013-08-14

    申请号:CN201310175523.5

    申请日:2013-05-13

    IPC分类号: G06F17/50

    摘要: 本发明公开了一种电子式互感器中采样率转换的低延迟滤波器设计方法。该方法首先采用内插器和抽取器的级联来实现任意分数倍采样频率的转换,将内插器中的抗镜像滤波器和抽取器中的抗混叠滤波器合并为一个低通滤波器;然后采用均方误差最小化准则来求解该滤波器的系数向量,以滤波器通带幅值与阻带幅值为约束条件,以均方误差最小化为优化目标;最后将基于约束最小二乘法设计的滤波器系数向量的求解过程转化为求解一个正定二次规划问题,即可直接求解得到滤波器系数向量。该方法解决了直接线性卷积滤波过程带来较大输出延迟,滤波器阶数越高群延迟也越大的问题,极大地提高了保护动作的快速性。

    断路器刚分刚合点的在线判断方法及其装置

    公开(公告)号:CN102778346B

    公开(公告)日:2014-10-29

    申请号:CN201210100605.9

    申请日:2012-04-06

    IPC分类号: G01M13/00

    摘要: 本发明公开了一种适用于在线监测的断路器刚分刚合点判断方法及其装置。装置包括传感器单元、数据采集单元与数据处理单元。方法为:(1)位移信号数据采集及传输、存储,并进行消噪、去毛刺平滑处理。(2)断路器合闸过程三相位移量、起始时刻、离散合闸速度计算。(3)根据加速度判据确定三相合闸过程刚合点。(4)根据刚合点求取三相合闸过程接触行程。(5)根据三相分合闸接触行程相等的原则计算分闸过程刚分点。本发明通过选用三相位移传感器直接测量位移,利用加速度判据得到刚分刚合点,提高了三相测量精度,实现了在线状态下三相机械特性的监测。

    具有潮流控制和短路限流功能的铁芯电抗调节器

    公开(公告)号:CN203522599U

    公开(公告)日:2014-04-02

    申请号:CN201320564723.5

    申请日:2013-09-11

    申请人: 东南大学

    IPC分类号: H02P13/00 H01F3/00

    摘要: 本实用新型公开了一种具有潮流控制和短路限流功能的铁芯电抗调节器,所述铁芯电抗调节器包括6个口字型铁芯、直流线圈和交流线圈;每个口字型铁芯包括中间柱、边柱、上磁轭和下磁轭,6个中间柱合在一起形成组合中间柱,相邻边柱的距离均相等;直流线圈绕制在所述组合中间柱上并与可调偏置直流源连接,所述交流线圈绕制在边柱上,相对边柱上的两个交流线圈的同名端相连后连接在电网上;所述口字型铁芯上设有气隙。本实用新型结构简单,易于实现,成本低,可靠性高。