-
公开(公告)号:CN116582206A
公开(公告)日:2023-08-11
申请号:CN202310376227.5
申请日:2023-04-11
申请人: 东南大学
IPC分类号: H04B17/391 , H04B17/309 , H04B17/00
摘要: 本发明公开了一种改进的簇延迟线信道模拟方法,包括:根据3GPPTS38.901标准,选择信道模型,并输入场景参数和信道规模参数;生成对应长度和阶数的椭球基序列将信道系数H[U×S×C×Na]分成相同长度的D组系数分别投影至同一组椭球基序列上得到D组信道系数的降秩基表示系数;将信道系数的降秩基表示系数传输到实时处理单元上;在实时处理部分上将降秩基表示系数与此前生成的椭球基序列相乘得到恢复的信道系数;将该信道系数直接与信号做卷积。本发明与传统无线信道系数生成方法相比,可实现大约十倍的加速效果,具有很高的工程价值。
-
公开(公告)号:CN115987416A
公开(公告)日:2023-04-18
申请号:CN202211609312.3
申请日:2022-12-14
申请人: 东南大学
摘要: 本发明公开了一种针对无线信道模拟架构射频通道的硬件实时在线校准方法,包括输入/输出单元、射频收发单元、数模转换单元和基带信号处理单元。当无线信道模拟架构的射频收发通道存在幅相不一致时,输入/输出信号经射频收发单元后产生误差,数模转换成数字信号进入基带信号处理单元。在基带信号处理单元中校准控制模块启动校准,由接收校准模块和发射校准模块分别校准收发通道的幅相误差。校准后,信号进入信道模拟模块,完成整个信道模拟的工作。本发明主要是基于可编程逻辑模块实现了最小均方均衡器来进行幅相校准,弥补了信道模拟架构中射频通道硬件实时校准架构的空白,可实现信道模拟架构射频通道的在线校准,受器件因素影响较小。
-
公开(公告)号:CN117614567A
公开(公告)日:2024-02-27
申请号:CN202311718581.8
申请日:2023-12-14
申请人: 东南大学
IPC分类号: H04B17/309
摘要: 本发明公开了一种基于人工智能引擎的频谱监测系统的加速方法,包括人工智能引擎模块,可编程逻辑模块以及主机应用模块。该系统使用数字中频信号作为输入,通过可编程逻辑模块进行混频,进一步通过人工智能引擎进行滤波降采样率(可选)以及快速傅里叶变换算法模块。本发明通过合理结合人工智能引擎以及可编程逻辑模块,为应对不同算法需求的用户提升了使用空间。与传统的基于FPGA实现频谱监测方法相比,随着信号规模的增大,本发明可实现约二十倍的加速效果,具有很高的工程价值。
-
公开(公告)号:CN116488754A
公开(公告)日:2023-07-25
申请号:CN202310591112.8
申请日:2023-05-24
申请人: 东南大学
IPC分类号: H04B17/391
摘要: 本发明公开了一种实时信道系数生成的架构及方法,其架构包括参数模块、三角函数查找表模块、天线方向图项模块、移动速度项模块、电磁波发射和接收相位项模块、簇内射线功率相乘累和模块;基于此架构,生成信道系数的方法根据协议中的信道标准,选择信道模型,并输入信道规模参数;根据确定的信道模型以及信道规模参数,确定各簇各射线的各项参数数组,在各模块中进行计算,最终生成信道系数。本发明提出的硬件实时信道系数架构可进行实时的信道系数生成,与传统利用软件生成信道系数的方法相比具有生成时间短、架构灵活,可满足实时信道模拟的需求的优点。
-
-
-