一种相噪抵消高带宽单点调制小数锁相环架构

    公开(公告)号:CN114584137A

    公开(公告)日:2022-06-03

    申请号:CN202210223949.2

    申请日:2022-03-09

    Applicant: 东南大学

    Abstract: 本发明公开了一种相噪抵消高带宽单点调制小数锁相环架构,克服传统锁相环中调制器量化噪声恶化锁相环带内噪声的问题,进而拓展锁相环环路带宽,使锁相环可以应用于以VCO为调制源的单点调制。本发明在分频器(DIV)和鉴频鉴相器(PFD)之间插入一级时间数字转换器(DTC),计算ΔΣ调制器输出与目标小数分频比的差值,通过运算量化为数字码,控制DTC对分频信号延时,有效抵消ΔΣ调制器的抖动,即克服传统锁相环中调制器的量化噪声恶化锁相环带内噪声的问题。本发明可用于拓展锁相环环路带宽,具有良好的应用价值。

Patent Agency Ranking